加载中...
首页专利查询专利详情

*来源于国家知识产权局数据,仅供参考,实际以国家知识产权局展示为准

一种共享缓存的双路DRAM存储FPGA板卡

实用新型专利有效专利
  • 申请号:
    CN202020651012.1
  • IPC分类号:G06F15/78;G06F13/16;G06F13/40
  • 申请日期:
    2020-04-26
  • 申请人:
    中国人民解放军国防科技大学
著录项信息
专利名称一种共享缓存的双路DRAM存储FPGA板卡
申请号CN202020651012.1申请日期2020-04-26
法律状态授权申报国家中国
公开/公告日公开/公告号
优先权暂无优先权号暂无
主分类号G06F15/78IPC分类号G;0;6;F;1;5;/;7;8;;;G;0;6;F;1;3;/;1;6;;;G;0;6;F;1;3;/;4;0查看分类表>
申请人中国人民解放军国防科技大学申请人地址
湖南省长沙市开福区德雅路中国人民解放军国防科技大学 变更 专利地址、主体等相关变化,请及时变更,防止失效
权利人中国人民解放军国防科技大学当前权利人中国人民解放军国防科技大学
发明人邹丹;王得志;肖汶斌;程兴华;包长春;陆丽娜;夏飞;赵飞
代理机构北京天盾知识产权代理有限公司代理人杨本官
摘要
本实用新型属于计算机硬件技术领域,尤其涉及一种共享缓存的双路DRAM存储FPGA板卡。包括PCIE接口,FPGA,第一/第二CPLD,第一/第二DRAM,第一/第二SRAM,电源模块,第一/第二JTAG接口,第三JTAG接口;还包括电源模块、外部编程器、时钟信号发生器;电源模块与FPGA、第一/第二CPLD连接,电源模块与第一/第二DRAM、第一/第二SRAM连接;PCIE接口将计算机主板提供的100M时钟信号发送给FPGA,FPGA将时钟信号提供给第一CPLD和第二CPLD,第一CPLD将时钟信号提供给第一DRAM和第一SRAM,第二CPLD将时钟信号提供给第二DRAM和第二SRAM。本实用新型以两个DRAM作为主存,利用两个CPLD实现存储控制,减少FPGA用于存储控制的硬件和引脚资源,并且两个CPLD互连,通过共享SRAM缓存进一步提高存储资源利用率和访存效率。

我浏览过的专利

专利服务由北京酷爱智慧知识产权代理公司提供