加载中...
首页专利查询专利详情

*来源于国家知识产权局数据,仅供参考,实际以国家知识产权局展示为准

ASIC和可编程逻辑器件并行开发系统和开发方法

发明专利无效专利
  • 申请号:
    CN200710161299.9
  • IPC分类号:G06F17/50
  • 申请日期:
    2003-04-15
  • 申请人:
    富士通株式会社
著录项信息
专利名称ASIC和可编程逻辑器件并行开发系统和开发方法
申请号CN200710161299.9申请日期2003-04-15
法律状态权利终止申报国家中国
公开/公告日2008-03-26公开/公告号CN101149764
优先权暂无优先权号暂无
主分类号G06F17/50IPC分类号G;0;6;F;1;7;/;5;0查看分类表>
申请人富士通株式会社申请人地址
日本神奈川 变更 专利地址、主体等相关变化,请及时变更,防止失效
权利人富士通株式会社当前权利人富士通株式会社
发明人古贺智昭;津田昌行;中山彰二
代理机构中国国际贸易促进委员会专利商标事务所代理人曲瑞
摘要
一种集成电路的开发方法,其仅利用作为电路结构研究结果,作为逻辑设计文件的一部分的块端口规格的连接信息,生成一种所谓逻辑磁芯的网表,构成该逻辑磁芯的网用于连结不依存于器件技术的块的端口和端口之间,从逻辑磁芯中选择对象块,进行组合,使用组合后的逻辑磁芯的数据。ASIC和FPGA的并行开发系统,其构成部分如下:对于从互联网来的访问进行监视的防火墙、与由用户使用的网客户机进行通信的网服务器、进行用户认证的认证服务器,管理用户的用户管理服务器、执行ASIC和FPGA的开发用程序的逻辑合成服务器、把邮件分配给项目的有关人员的邮件服务器、存放设计信息的文件服务器、执行ASIC的工具设计用程序的应用服务器、以及对ASIC和FPGA的开发状况进行监视的监视服务器。

我浏览过的专利

专利服务由北京酷爱智慧知识产权代理公司提供