著录项信息
专利名称 | 高速脉动阵列滤波器的系数无缝切换方法 |
申请号 | CN201510104258.0 | 申请日期 | 2015-03-10 |
法律状态 | 撤回 | 申报国家 | 中国 |
公开/公告日 | 2015-06-03 | 公开/公告号 | CN104682920A |
优先权 | 暂无 | 优先权号 | 暂无 |
主分类号 | H03H17/02 | IPC分类号 | H03H17/02查看分类表>
|
申请人 | 中国人民解放军国防科学技术大学 | 申请人地址 | 湖南省长沙市开福区德雅路1***
变更
专利地址、主体等相关变化,请及时变更,防止失效 |
权利人 | 中国人民解放军国防科学技术大学 | 当前权利人 | 中国人民解放军国防科学技术大学 |
发明人 | 杨军;高凯;朱江;邹建彬;周资伟;卢树军;王世练;张炜;叶剑民;张尔扬 |
代理机构 | 国防科技大学专利服务中心 | 代理人 | 王文惠 |
摘要
本发明提供一种高速阵列滤波器的系数无缝切换技术,能够保证系数切换不影响滤波器输出数据信号的连续性,减少了计算周期的损耗和控制逻辑复杂度的上升,适用于宽带信号的变系数高速滤波处理。本发明的技术方案是:①将高速阵列滤波器的各种变化的系数事先准备好,或提前实时计算新的系数,存储在独立双端口RAM当中;②独立双端口RAM一端为系数写入端口,另外一端为对阵列滤波器的家在端口;③系数的加载为串行结构;④通过不同抽头系数的时钟周期延迟和所存来完成系数的加载,并保证滤波器输出数据的连续性。
1.一种高速脉动阵列滤波器的系数无缝切换方法,利用高速脉动阵列滤波器和系数无缝切换模块实现,其特征在于,
其中,系数无缝切换模块包括控制单元、独立双端口RAM、寄存器组和锁存器组;寄存器组和锁存器组的级数均与高速脉动阵列滤波器的抽头数N相同;控制单元的输入端接收来自外部的系数切换指令,控制单元的输出端分别与独立双端口RAM、寄存器组和锁存器组的控制端相连接;独立双端口RAM的写端口接收外部系数输入;寄存器组中的寄存器依次串行连接,寄存器组的第一级寄存器的输入端与独立双端口RAM的读端口连接;锁存器组中的每个锁存器的输入端与寄存器组中的同级寄存器的输出端相连接;锁存器组中的每个锁存器的输出与高速脉动阵列滤波器的同级抽头乘法器相连;
高速脉动阵列滤波器的系数无缝切换时,包括下述步骤:
第一步,将事先预备的N个系数写入独立双端口RAM,或者将外部实时计算的N个系数写入独立双端口RAM;
第二步,控制单元接收到外部系数切换指令后,控制独立双端口RAM将要切换的N个系数串行输出至数据寄存器组的第一个寄存器,同时寄存器组从第一个寄存器开始同步向下一级寄存器做移存操作;
第三步,在寄存器组的最后一级寄存器完成移存操作之后,独立双端口RAM的读端口停止读操作;
第四步,寄存器组从第一级寄存器开始,在N个连续时钟周期内,依次将数据输入同级的锁存器;
锁存器的输出即为高速脉动阵列滤波器同级抽头乘法器的系数。
引用专利(该专利引用了哪些专利)
序号 | 公开(公告)号 | 公开(公告)日 | 申请日 | 专利名称 | 申请人 |
1
| |
2011-11-09
|
2011-04-15
| | |
2
| |
2005-07-27
|
2003-04-01
| | |
被引用专利(该专利被哪些专利引用)
序号 | 公开(公告)号 | 公开(公告)日 | 申请日 | 专利名称 | 申请人 | 该专利没有被任何外部专利所引用! |