著录项信息
专利名称 | 用4DSP处理器阵列实现标清视频上变为高清视频的装置 |
申请号 | CN200710053369.9 | 申请日期 | 2007-09-26 |
法律状态 | 撤回 | 申报国家 | 中国 |
公开/公告日 | 2009-04-01 | 公开/公告号 | CN101399953 |
优先权 | 暂无 | 优先权号 | 暂无 |
主分类号 | H04N7/015 | IPC分类号 | H;0;4;N;7;/;0;1;5;;;H;0;4;N;1;1;/;2;4查看分类表>
|
申请人 | 华中科技大学;武汉时代科学研究院 | 申请人地址 | 湖北省武汉市洪山区珞喻路1037号
变更
专利地址、主体等相关变化,请及时变更,防止失效 |
权利人 | 华中科技大学,武汉时代科学研究院 | 当前权利人 | 华中科技大学,武汉时代科学研究院 |
发明人 | 李德华;黎坚;金良海;黄翔;朱美能;刘光远;关淑菊;程峰;罗莹;李俊峰 |
代理机构 | 武汉宇晨专利事务所 | 代理人 | 黄庆芳 |
摘要
本发明提出一种用4DSP处理器阵列实现标清视频上变为高清视频的装置。该装置系统直接将原始标准清晰度数字录像中输出的视频信号上变换成高清晰度数字视频信号,输入到高清晰度数字录像机。其特征是采用多4DSP构成的处理器阵列处理数据;在DSP多处理器硬件平台上,实现双线形插值的方法,视频再经过锐化和对比度的调整,本发明能实现实时变换;灵活度较高,可以上变换成任意分辨率格式的视频文件,操作简单方便,易于功能升级。
1.一种用4DSP处理器阵列实现标清视频上变为高清视频的装置,其 特征是该装置由SDTV视频输入模块,FPGA视频输入接口模块,4DSP处 理器阵列模块;FPGA音频输入输出接口模块,FPGA视频输出接口模块, SDTV视频输出模块所组成;4DSP处理器阵列中,各DSP的外部总线连 接起来,并在总线上挂外部SDRAM存储器;4个DSP两两通过其link port 接口相连,通信方式是点对点,对视频实时的进行处理,将高清图像像 素按比例映射到标清图像中,再利用双线性插值的方法计算出高清图像 的颜色值。
2.根据权利要求1所述的用4DSP处理器阵列实现标清视频上变为高 清视频的装置,其特征是4DSP处理器阵列采用对称的系统结构。输入的 数据图像,经过输入接口的FPGA分配,按照行数,把图像变为4个部分, 通过FPGA实现的Link Port传输协议,分别传给4个DSP进行处理。
3根据权利要求1所述的用4DSP处理器阵列实现标清视频上变为高 清视频的装置,其特征是4DSP处理器阵列也可以做成非对称结构。
4.根据权利要求1所述的用4DSP处理器阵列实现标清视频上变为高 清视频的装置,其特征是通过FPGA实现视频接口模块和音频接口模块, 视频接口模块:实现与DSP的Link Port相同协议功能,通过Link Port把 视频信号传给DSP,FPGA与DSP之间的接口以中断方式,通过Link Port完 成对输入的有效视频信号接受并存储,信号格式采用LVDS;音频接口模 块:用FPGA对音频信号进行缓冲处理,并且实现输出的视音频信号的同 步控制;FPGA的配置是通过其模式控制引脚,采用被动串行方式配置; 每个FPGA采用一个独立的JTAG接口来进行配置。
5.根据权利要求1所述的用4DSP处理器阵列实现标清视频上变为高 清视频的装置,其特征是SDI接口输入采用GS1560串-并转换器,GS9023 视频、音频分离器;输出采用GS1532并-串转换器,GS1503视频、音频合 成器;采用BNC接口。
引用专利(该专利引用了哪些专利)
序号 | 公开(公告)号 | 公开(公告)日 | 申请日 | 专利名称 | 申请人 | 该专利没有引用任何外部专利数据! |
被引用专利(该专利被哪些专利引用)
序号 | 公开(公告)号 | 公开(公告)日 | 申请日 | 专利名称 | 申请人 | 1 | | 2010-07-16 | 2010-07-16 | | |
2 | | 2011-04-27 | 2011-04-27 | | |
3 | | 2011-04-27 | 2011-04-27 | | |
4 | | 2013-12-13 | 2013-12-13 | | |