加载中...
首页专利查询专利详情

*来源于国家知识产权局数据,仅供参考,实际以国家知识产权局展示为准

一种低抖动的差分时钟接收电路

发明专利有效专利
  • 申请号:
    CN202110201687.5
  • IPC分类号:H03K3/027;H03K3/023;H03K5/135
  • 申请日期:
    2021-02-23
  • 申请人:
    成都西瓴科技有限公司
著录项信息
专利名称一种低抖动的差分时钟接收电路
申请号CN202110201687.5申请日期2021-02-23
法律状态实质审查申报国家中国
公开/公告日2021-06-22公开/公告号CN113014232A
优先权暂无优先权号暂无
主分类号H03K3/027IPC分类号H;0;3;K;3;/;0;2;7;;;H;0;3;K;3;/;0;2;3;;;H;0;3;K;5;/;1;3;5查看分类表>
申请人成都西瓴科技有限公司申请人地址
四川省成都市高新区高朋大道5号2栋2层202号 变更 专利地址、主体等相关变化,请及时变更,防止失效
权利人成都西瓴科技有限公司当前权利人成都西瓴科技有限公司
发明人周雄;李强;杨世恒
代理机构成都正华专利代理事务所(普通合伙)代理人李蕊
摘要
本发明公开了一种低抖动的差分时钟接收电路,包括:电阻R0、电阻R1、电阻R2、电阻R3、PMOS管M1、PMOS管M2、NMOS管M3、NMOS管M4、NMOS管M5、PMOS管M6、PMOS管M7、PMOS管M8、NMOS管M9、NMOS管M10、NMOS管M11、PMOS管M12、PMOS管M13、NMOS管M14、PMOS管M15、NMOS管M16和电容Co;本发明解决了ADC/DAC核的时钟接收电路存在较大抖动的问题。

我浏览过的专利

专利服务由北京酷爱智慧知识产权代理公司提供