加载中...
首页专利查询专利详情

*来源于国家知识产权局数据,仅供参考,实际以国家知识产权局展示为准

一种具有线性缓冲层的SOI超结LDMOS制作方法

发明专利无效专利
  • 申请号:
    CN201010234294.6
  • IPC分类号:H01L21/336;H01L29/78;H01L29/36
  • 申请日期:
    2010-07-22
  • 申请人:
    中国科学院上海微系统与信息技术研究所;上海新傲科技股份有限公司
著录项信息
专利名称一种具有线性缓冲层的SOI超结LDMOS制作方法
申请号CN201010234294.6申请日期2010-07-22
法律状态权利终止申报国家中国
公开/公告日2010-12-15公开/公告号CN101916730A
优先权暂无优先权号暂无
主分类号H01L21/336IPC分类号H;0;1;L;2;1;/;3;3;6;;;H;0;1;L;2;9;/;7;8;;;H;0;1;L;2;9;/;3;6查看分类表>
申请人中国科学院上海微系统与信息技术研究所;上海新傲科技股份有限公司申请人地址
上海市长宁区长宁路865号 变更 专利地址、主体等相关变化,请及时变更,防止失效
权利人中国科学院上海微系统与信息技术研究所,上海新傲科技股份有限公司当前权利人中国科学院上海微系统与信息技术研究所,上海新傲科技股份有限公司
发明人程新红;何大伟;王中健;徐大伟;宋朝瑞;俞跃辉
代理机构上海光华专利事务所代理人李仪萍
摘要
本发明公开了一种具有线性缓冲层的SOI超结LDMOS制作方法,该方法通过计算缓冲层杂质浓度,制作缓冲层掺杂版图,从而利用离子注入制作出杂质在横向上近似线性分布的缓冲层,然后在制作有缓冲层的SOI衬底上外延单晶硅至器件所需厚度,在缓冲层旁形成p阱体区,随后在p阱体区上制作栅区、源区、体接触区,并在缓冲层上制作漂移区和漏区,使所述漂移区位于所述p阱体区与漏区之间。该制作方法通过在超结下面引入一层杂质浓度在横向上近似线性分布的缓冲层,补偿纵向电场的剩余电荷,进而可消除衬底辅助耗尽效应对SOI超结LDMOS漂移区电荷分布的影响,提高器件击穿电压。

我浏览过的专利

专利服务由北京酷爱智慧知识产权代理公司提供