著录项信息
专利名称 | 双目视频同步采集设备 |
申请号 | CN201010122968.3 | 申请日期 | 2010-03-12 |
法律状态 | 权利终止 | 申报国家 | 中国 |
公开/公告日 | 2010-07-28 | 公开/公告号 | CN101790106A |
优先权 | 暂无 | 优先权号 | 暂无 |
主分类号 | H04N13/02 | IPC分类号 | H;0;4;N;1;3;/;0;2查看分类表>
|
申请人 | 杭州电子科技大学 | 申请人地址 |
变更
专利地址、主体等相关变化,请及时变更,防止失效 |
权利人 | 海安县科技成果转化服务中心 | 当前权利人 | 海安县科技成果转化服务中心 |
发明人 | 周文晖;刘广飞 |
代理机构 | 杭州求是专利事务所有限公司 | 代理人 | 杜军 |
摘要
本发明涉及一种双目视频同步采集设备。现有的多路视频采集模块为分时采集方式,不能真正实现两路视频的同步采集。本发明包括时钟同步电路、第一视频解码电路、第二视频解码电路、可编程逻辑器件、第一存储缓冲电路和第二存储缓冲电路。第一视频解码电路与可编程逻辑器件第一输入端信号连接,第二视频解码电路与可编程逻辑器件第二输入端信号连接;时钟同步电路分别与第一视频解码电路、第二视频解码电路信号连接,为两路视频解码电路提供时钟信号;可编程逻辑器件第一输出端与第一存储缓冲电路信号连接,可编程逻辑器件第二输出端与第二存储缓冲电路信号连接。本发明实现了两路视频解码芯片的时钟同步和两路视频数据的无缝缓冲存储。
1.双目视频同步采集设备,包括时钟同步电路、第一视频解码电路、第二视频解码电路、可编程逻辑器件、第一存储缓冲电路和第二存储缓冲电路,其特征在于:
第一视频解码电路与可编程逻辑器件第一输入端信号连接,第二视频解码电路与可编程逻辑器件第二输入端信号连接;时钟同步电路分别与第一视频解码电路、第二视频解码电路信号连接,为两路视频解码电路提供时钟信号;可编程逻辑器件第一输出端与第一存储缓冲电路信号连接,可编程逻辑器件第二输出端与第二存储缓冲电路信号连接;
所述的时钟同步电路包括晶振U15、零延时缓冲器U14、第一旁路电容C85、第一滤波电容C87;晶振U15的4脚、零延时缓冲器U14的6脚、第一旁路电容C85的一端与3.3V数字电源连接,第一旁路电容C85的另一端接数字地;晶振U15的3脚与零延时缓冲器U14的
1脚连接;第一滤波电容C87的一端接3.3V数字电源,另一端接数字地;零延时缓冲器U14的5脚与第一视频解码芯片U13的7脚连接,零延时缓冲器U14的7脚与第二视频解码芯片U16的7脚连接,其中零延时缓冲器U14采用Cypress公司的CY2305芯片,第一视频解码芯片U13和第二视频解码芯片U16均采用Philips公司的SAA7115芯片;
所述的第一视频解码电路包括第一视频解码芯片U13、第一终端电阻R26、第一匹配电阻R28、第二匹配电阻R29、第三匹配电阻R30、第四匹配电阻R31、第五匹配电阻R32、第六匹配电阻R33、第一耦合电容C82、第二耦合电容C83、第三耦合电容C84、第四耦合电容C86、第五耦合电容C88、第六耦合电容C89、第七耦合电容C90、第八耦合电容C95、第二旁路电容C92、第三旁路电容C93、第四旁路电容C94、第五旁路电容C97、第六旁路电容C98、第七旁路电容C99、第八旁路电容C100、第九旁路电容C101、第十旁路电容C102、第十一旁路电容C103、第十二旁路电容C104、第十三旁路电容C105、第十四旁路电容C106、第十五旁路电容C107、第二滤波电容C91、第三滤波电容C96、第一下拉电阻R35和第一上拉电阻R27;第一终端电阻R26的一端接第一视频信号输入端J8,第一终端电阻R26的另一端、第二匹配电阻R29的一端与第六耦合电容C89的一端连接,第六耦合电容C89的另一端与第一视频解码芯片U13的18脚连接,第六匹配电阻R33的一端与第一耦合电容C82的一端连接,第一耦合电容C82的另一端与第一视频解码芯片U13的10脚连接,第五匹配电阻R32的一端与第二耦合电容C83的一端连接,第二耦合电容C83的另一端与第一视频解码芯片U13的12脚连接,第四匹配电阻R31的一端与第三耦合电容C84的一端连接,第三耦合电容C84的另一端与第一视频解码芯片U13的14脚连接,第三匹配电阻R30的一端与第四耦合电容C86的一端连接,第四耦合电容C86的另一端与第一视频解码芯片U13的16脚连接,第一匹配电阻R28的一端与第七耦合电容C90的一端连接,第七耦合电容C90的另一端与第一视频解码芯片U13的20脚连接,第一匹配电阻R28的另一端、第二匹配电阻R29的另一端、第三匹配电阻R30的另一端、第四匹配电阻R31的另一端、第五匹配电阻R32的另一端、第六匹配电阻R33的另一端接模拟地;第五耦合电容C88一端与第一视频解码芯片U13的13脚连接,第五耦合电容C88另一端接模拟地,第八耦合电容C95的一端接第一视频解码芯片U13的
19脚,第八耦合电容C95的另一端接模拟地,第一视频解码芯片U13的45脚、46脚、48脚、
53脚、52脚、54脚、55脚、56脚、57脚、59脚、60脚、61脚、61脚、42脚、47脚、31脚、32脚、
49脚、36脚、35脚、34脚、27脚分别对应与可编程逻辑器件U1的R27、T25、Y23、U24、T24、J28、J27、K28、K27、L28、L27、M27、N28、U23、N25、W23、Y24、N24、V24、V23、W24、AA24连接,第一视频解码芯片U13的5脚、26脚、38脚、50脚、63脚、76脚、88脚、97脚、98脚和100脚接数字地,第一视频解码芯片U13的24脚、15脚、9脚、21脚接模拟地,第一视频解码芯片U13的11脚、17脚和23脚接3.3V模拟电源,第一视频解码芯片U13的1脚、25脚、51脚、75脚、33脚、43脚、58脚、68脚、83脚、93脚和8脚接3.3V数字电源,第二旁路电容C92的一端、第三旁路电容C93的一端、第四旁路电容C94的一端和第二滤波电容C91的一端接3.3V模拟电源,第二旁路电容C92的另一端、第三旁路电容C93的另一端、第四旁路电容C94的另一端和第二滤波电容C91的另一端接模拟地,第五旁路电容C97的一端、第六旁路电容C98的一端、第七旁路电容C99的一端、第八旁路电容C100的一端、第九旁路电容C101的一端、第十旁路电容C102的一端、第十一旁路电容C103的一端、第十二旁路电容C104的一端、第十三旁路电容C105的一端、第十四旁路电容C106的一端、第十五旁路电容C107的一端和第三滤波电容C96的一端接3.3V数字电源,第五旁路电容C97的另一端、第六旁路电容C98的另一端、第七旁路电容C99的另一端、第八旁路电容C100的另一端、第九旁路电容C101的另一端、第十旁路电容C102另一端、第十一旁路电容C103的另一端、第十二旁路电容C104的另一端、第十三旁路电容C105的另一端、第十四旁路电容C106的另一端、第十五旁路电容C107的另一端和第三滤波电容C96的另一端接数字地,其中可编程逻辑器件U1采用Altera公司型号为Stratix EP1S25的FPGA芯片;
所述的第二视频解码电路包括第二视频解码芯片U16、第二终端电阻R36、第八匹配电阻R39、第十二匹配电阻R43、第十一匹配电阻R42、第十匹配电阻R41、第九匹配电阻R40、第七匹配电阻R38、第十四耦合电容C129、第九耦合电容C108、第十耦合电容C110、第十一耦合电容C114、第十二耦合电容C115、第十五耦合电容C130、第十三耦合电容C116、第十六耦合电容C131、第十六旁路电容C118、第十七旁路电容C119、第十八旁路电容C120、第十九旁路电容C121、第二十旁路电容C122、第二十一旁路电容C123、第二十二旁路电容C124、第二十三旁路电容C125、第二十四旁路电容C126、第二十五旁路电容C127、第二十六旁路电容C128、第二十七旁路电容C111、第二十八旁路电容C112、第二十九旁路电容C113、第四滤波电容C109、第五滤波电容C117、第二上拉电阻R37和第二下拉电阻R45;第二终端电阻R36的一端接第二视频信号输入端J9,第二终端电阻R36的另一端、第八匹配电阻R39的一端与第十四耦合电容C129的一端连接,第十四耦合电容C129的另一端与第二视频解码芯片U16的18脚连接,第十二匹配电阻R43的一端与第九耦合电容C108的一端连接,第九耦合电容C108的另一端与第二视频解码芯片U16的10脚连接,第十一匹配电阻R42的一端与第十耦合电容C110的一端连接,第十耦合电容C110的另一端与第二视频解码芯片U16的
12脚连接,第十匹配电阻R41的一端与第十一耦合电容C114的一端连接,第十一耦合电容C114的另一端与第二视频解码芯片U16的14脚连接,第九匹配电阻R40的一端与第十二耦合电容C115的一端连接,第十二耦合电容C115的另一端与第二视频解码芯片U16的16脚连接,第七匹配电阻R38的一端与第十五耦合电容C130的一端连接,第十五耦合电容C130的另一端与第二视频解码芯片U16的20脚连接,第八匹配电阻R39的另一端、第十二匹配电阻R43的另一端、第十一匹配电阻R42的另一端、第十匹配电阻R41的另一端、第九匹配电阻R40的另一端、第七匹配电阻R38的另一端接模拟地,第十三耦合电容C116一端与第二视频解码芯片U16的13脚连接,第十三耦合电容C116另一端接模拟地,第十六耦合电容C131的一端接第二视频解码芯片U16的19脚,第十六耦合电容C131的另一端接模拟地,第二视频解码芯片U16的45脚、46脚、48脚、53脚、52脚、54脚、55脚、56脚、57脚、59脚、
60脚、61脚、61脚、42脚、47脚、31脚、32脚、49脚、36脚、35脚、34脚、27脚分别对应与可编程逻辑器件U1的P27、G26、J24、H26、H25、E27、E28、F27、F28、G27、G28、H27、H28、J26、J25、K26、M24、K24、L25、K25、L26、M26连接,第二视频解码芯片U16的5脚、26脚、38脚、
50脚、63脚、76脚、88脚、97脚、98脚和100脚接数字地,第二视频解码芯片U16的24脚、
15脚、9脚和21脚接模拟地,第二视频解码芯片U16的11脚、17脚和23脚接3.3V模拟电源,第二视频解码芯片U16的1脚、25脚、51脚、75脚、33脚、43脚、58脚、68脚、83脚、93脚和8脚接3.3V数字电源,第十六旁路电容C118的一端、第十七旁路电容C119的一端、第十八旁路电容C120的一端、第十九旁路电容C121的一端、第二十旁路电容C122的一端、第二十一旁路电容C123的一端、第二十二旁路电容C124的一端、第二十三旁路电容C125的一端、第二十四旁路电容C126的一端、第二十五旁路电容C127的一端、第二十六旁路电容C128的一端和第五滤波电容C117的一端接3.3V数字电源,第十六旁路电容C118的另一端、第十七旁路电容C119的另一端、第十八旁路电容C120的另一端、第十九旁路电容C121的另一端、第二十旁路电容C122的另一端、第二十一旁路电容C123的另一端、第二十二旁路电容C124的另一端、第二十三旁路电容C125的另一端、第二十四旁路电容C126的另一端、第二十五旁路电容C127的另一端、第二十六旁路电容C128的另一端和第五滤波电容C117的另一端接数字地,第二十七旁路电容C111的一端、第二十八旁路电容C112的一端、第二十九旁路电容C113的一端和第四滤波电容C109的一端接3.3V模拟电源,第二十七旁路电容C111的另一端、第二十八旁路电容C112的另一端、第二十九旁路电容C113的另一端和第四滤波电容C109的另一端接模拟地;
所述的第一存储缓冲电路包括第一静态随机存储芯片U3、第二静态随机存储芯片U4、第三下拉电阻R1、第四下拉电阻R2、第五下拉电阻R6、第六下拉电阻R7、第三上拉电阻R3、第四上拉电阻R4、第五上拉电阻R5、第六上拉电阻R8、第七上拉电阻R9、第八上拉电阻R10、第三十旁路电容C140和第三十一旁路电容C143;第一静态随机存储芯片U3的1脚、2脚、3脚、4脚、5脚、18脚、19脚、20脚、21脚、22脚、23脚、24脚、25脚、26脚、27脚、42脚、43脚、
44脚、7脚、8脚、9脚、10脚、13脚、14脚、15脚、16脚、29脚、30脚、31脚、32脚、35脚、36脚、37脚、38脚、6脚、17脚和41脚分别对应与可编程逻辑器件U1的H10、F7、E6、E8、C4、F8、F9、M11、D11、E12、L6、K6、K7、J6、H7、M7、N10、T10、J9、H9、G8、J10、J7、J8、H8、G7、K8、L7、M8、N8、K10、L8、M6、M9、J22、G11和L21连接,第二静态随机存储芯片U4的1脚、2脚、3脚、4脚、5脚、18脚、19脚、20脚、21脚、22脚、23脚、24脚、25脚、26脚、27脚、42脚、43脚、
44脚、7脚、8脚、9脚、10脚、13脚、14脚、15脚、16脚、29脚、30脚、31脚、32脚、35脚、36脚、37脚、38脚、6脚、17脚和41脚分别对应与可编程逻辑器件U1的AB9、AB8、AA6、Y9、Y6、W6、V5、U4、U5、T7、W12、Y11、AB11、AC10、AA10、AD13、V18、W18、T9、U8、V9、V7、W8、Y8、AA8、AB6、AB7、AA7、Y7、W7、V8、U7、U9、T8、W19、V20和T19连接,第一静态随机存储芯片U3的12脚、34脚、第二静态随机存储芯片U4的12脚、34脚接数字地,第三下拉电阻R1一端接第一静态随机存储芯片U3的39脚,第三下拉电阻R1的另一端接数字地,第四下拉电阻R2的一端接第一静态随机存储芯片U3的40脚,第四下拉电阻R2的另一端接数字地,第三上拉电阻R3的一端接第一静态随机存储芯片U3的6脚,第三上拉电阻R3的另一端接3.3V数字电源,第四上拉电阻R4的一端接第一静态随机存储芯片U3的17脚,第四上拉电阻R4的另一端接3.3V数字电源,第五上拉电阻R5的一端接第一静态随机存储芯片U3的41脚,第五上拉电阻R5的另一端接3.3V数字电源,第五下拉电阻R6一端接第二静态随机存储芯片U4的39脚,第五下拉电阻R6的另一端接数字地,第六下拉电阻R7的一端接第二静态随机存储芯片U4的40脚,第六下拉电阻R7的另一端接数字地,第六上拉电阻R8的一端接第二静态随机存储芯片U4的6脚,第六上拉电阻R8的另一端接3.3V数字电源,第七上拉电阻R9的一端接第二静态随机存储芯片U4的17脚,第七上拉电阻R9的另一端接3.3V数字电源,第八上拉电阻R10的一端接第二静态随机存储芯片U4的41脚,第八上拉电阻R10的另一端接3.3V数字电源,第三十旁路电容C140一端接3.3V数字电源,第三十旁路电容C140的另一端接数字地,第三十一旁路电容C143的一端接3.3V数字电源,第三十一旁路电容C143的另一端接数字地,其中第一静态随机存储芯片U3和第二静态随机存储芯片U4型号均为CY7C1041CV33;
所述的第二存储缓冲电路包括第三静态随机存储芯片U5、第四静态随机存储芯片U6、第七下拉电阻R11、第八下拉电阻R12、第九下拉电阻R16、第十下拉电阻R17、第九上拉电阻R13、第十上拉电阻R14、第十一上拉电阻R15、第十二上拉电阻R18、第十三上拉电阻R19、第十四上拉电阻R20、第三十二旁路电容C142和第三十三旁路电容C145;第三静态随机存储芯片U5的1脚、2脚、3脚、4脚、5脚、18脚、19脚、20脚、21脚、22脚、23脚、24脚、25脚、26脚、27脚、42脚、43脚、44脚、7脚、8脚、9脚、10脚、13脚、14脚、15脚、16脚、29脚、30脚、
31脚、32脚、35脚、36脚、37脚、38脚、6脚、17脚和41脚分别对应与可编程逻辑器件U1的N7、T6、T5、V4、W5、Y5、Y10、AA5、AB3、AB4、AB5、AC5、AD5、AE5、AE4、AA9、AC7、AD6、N3、M2、W2、W1、Y2、Y1、AA2、AA1、AB2、AB1、AC2、AC1、AD2、AD1、AE2、AE1、V10、V11和W10连接,第四静态随机存储芯片U6的1脚、2脚、3脚、4脚、5脚、18脚、19脚、20脚、21脚、22脚、23脚、24脚、25脚、26脚、27脚、42脚、43脚、44脚、7脚、8脚、9脚、10脚、13脚、14脚、15脚、16脚、29脚、30脚、31脚、32脚、35脚、36脚、37脚、38脚、6脚、17脚和41脚分别对应与可编程逻辑器件U1的F6、F5、F4、F3、G6、G3、H4、H3、J4、J3、N6、N5、M3、M4、L3、K4、K3、L4、B6、A6、B7、A7、B8、A8、B9、A9、D2、D1、E2、E1、F2、F1、G2、G1、M10、L10和N9连接,第三静态随机存储芯片U5的12脚、34脚、第四静态随机存储芯片U6的12脚、34脚接数字地,第七下拉电阻R11一端接第三静态随机存储芯片U5的39脚,第七下拉电阻R11的另一端接数字地,第八下拉电阻R12的一端接第三静态随机存储芯片U5的40脚,第八下拉电阻R12的另一端接数字地,第九上拉电阻R13的一端接第三静态随机存储芯片U5的6脚,第九上拉电阻R13的另一端接3.3V数字电源,第十上拉电阻R14的一端接第三静态随机存储芯片U5的17脚,第十上拉电阻R14的另一端接3.3V数字电源,第十一上拉电阻R15的一端接第三静态随机存储芯片U5的41脚,第十一上拉电阻R15的另一端接3.3V数字电源,第九下拉电阻R16一端接第四静态随机存储芯片U6的39脚,第九下拉电阻R16的另一端接数字地,第十下拉电阻R17的一端接第四静态随机存储芯片U6的40脚,第十下拉电阻R17的另一端接数字地,第十二上拉电阻R18的一端接第四静态随机存储芯片U6的6脚,第十二上拉电阻R18的另一端接3.3V数字电源,第十三上拉电阻R19的一端接第四静态随机存储芯片U6的17脚,第十三上拉电阻R19的另一端接3.3V数字电源,第十四上拉电阻R20的一端接第四静态随机存储芯片U6的41脚,第十四上拉电阻R20的另一端接3.3V数字电源,第三十二旁路电容C142一端接3.3V数字电源,第三十二旁路电容C142的另一端接数字地,第三十三旁路电容C145的一端接3.3V数字电源,第三十三旁路电容C145的另一端接数字地,其中第三静态随机存储芯片U5、第四静态随机存储芯片U6型号均为CY7C1041CV33。
双目视频同步采集设备\n技术领域\n[0001] 本发明属于计算机立体视觉技术领域,具体涉及一种双目视频同步采集设备。\n背景技术\n[0002] 双目视频采集是实现双目立体视觉系统的前提条件和关键技术。双目视频采集的主要难点是:(1)双目视频解码芯片的时钟同步;(2)双目视频数据的无缝缓冲存储;(3)双目视频数据在像素级的同步存储。\n[0003] 现有多路视频采集模块通常为分时采集方式,不能真正实现两路视频的同步采集;在存储传输方式上,通常在完成视频信号的模拟/数字采样后,直接将视频数据传输到上位机,即使存在数据缓冲存储,其电路也较为简单,无法实现双目视频数据的像素级同步存储和传输,以及双目视频数据的无缝缓冲与处理,难以执行后续的双目立体匹配处理,严重影响立体视觉系统的性能和实时性。\n发明内容\n[0004] 本发明就是为了克服现有技术的不足,提供了一种可实现像素级同步采集的双目视频采集设备。\n[0005] 本发明解决上述技术问题所采取的技术方案为:\n[0006] 双目视频同步采集设备包括时钟同步电路、第一视频解码电路、第二视频解码电路、可编程逻辑器件、第一存储缓冲电路和第二存储缓冲电路。\n[0007] 第一视频解码电路与可编程逻辑器件第一输入端信号连接,第二视频解码电路与可编程逻辑器件第二输入端信号连接;时钟同步电路分别与第一视频解码电路、第二视频解码电路信号连接,为两路视频解码电路提供时钟信号;可编程逻辑器件第一输出端与第一存储缓冲电路信号连接,可编程逻辑器件第二输出端与第二存储缓冲电路信号连接。\n[0008] 所述的时钟同步电路包括晶振U15、零延时缓冲器U14、第一旁路电容C85、第一滤波电容C87。晶振U15的4脚、零延时缓冲器U14的6脚、第一旁路电容C85的一端与3.3V\n数字电源连接,第一旁路电容C85的另一端接数字地;晶振U15的3脚与零延时缓冲器U14的1脚连接;第一滤波电容C87的一端接3.3V数字电源,另一端接数字地;零延时缓冲器U14的5脚与第一视频解码芯片U13的7脚连接,零延时缓冲器U14的7脚与第二视频解码\n芯片U16的7脚连接。\n[0009] 所述的第一视频解码电路包括第一视频解码芯片U13、第一终端电阻R26、第一匹配电阻R28、第二匹配电阻R29、第三匹配电阻R30、第四匹配电阻R31、第五匹配电阻R32、第六匹配电阻R33、第一耦合电容C82、第二耦合电容C83、第三耦合电容C84、第四耦合电容C86、第五耦合电容C88、第六耦合电容C89、第七耦合电容C90、第八耦合电容C95、第二旁路电容C92、第三旁路电容C93、第四旁路电容C94、第五旁路电容C97、第六旁路电容C98、第七旁路电容C99、第八旁路电容C100、第九旁路电容C101、第十旁路电容C102、第十一旁路电容C103、第十二旁路电容C104、第十三旁路电容C105、第十四旁路电容C106、第十五旁路电容C107、第二滤波电容C91、第三滤波电容C96、第一下拉电阻R35和第一上拉电阻R27。\n第一终端电阻R26的一端接第一视频信号输入端J8,第一终端电阻R26的另一端、第二匹配电阻R29的一端与第六耦合电容C89的一端连接,第六耦合电容C89的另一端与第一视频解码芯片U13的18脚连接,第六匹配电阻R33的一端与第一耦合电容C82的一端连接,第一耦合电容C82的另一端与第一视频解码芯片U13的10脚连接,第五匹配电阻R32的一端与第二耦合电容C83的一端连接,第二耦合电容C83的另一端与第一视频解码芯片U13的12脚连接,第四匹配电阻R31的一端与第三耦合电容C84的一端连接,第三耦合电容C84的另一端与第一视频解码芯片U13的14脚连接,第三匹配电阻R30的一端与第四耦合电容C86的一端连接,第四耦合电容C86的另一端与第一视频解码芯片U13的16脚连接,第一匹配电阻R28的一端与第七耦合电容C90的一端连接,第七耦合电容C90的另一端与第一视频解码芯片U13的20脚连接,第一匹配电阻R28的另一端、第二匹配电阻R29的另一端、第三匹配电阻R30的另一端、第四匹配电阻R31的另一端、第五匹配电阻R32的另一端、第六匹配电阻R33的另一端接模拟地;第五耦合电容C88一端与第一视频解码芯片U13的13脚连接,第五耦合电容C88另一端接模拟地,第八耦合电容C95的一端接第一视频解码芯片U13的19脚,第八耦合电容C95的另一端接模拟地,第一视频解码芯片U13的45脚、46脚、\n48脚、53脚、52脚、54脚、55脚、56脚、57脚、59脚、60脚、61脚、61脚、42脚、47脚、31脚、\n32脚、49脚、36脚、35脚、34脚、27脚分别与可编程逻辑器件U1的R27、T25、Y23、U24、T24、J28、J27、K28、K27、L28、L27、M27、N28、U23、N25、W23、Y24、N24、V24、V23、W24、AA24连接,第一视频解码芯片U13的5脚、26脚、38脚、50脚、63脚、76脚、88脚、97脚、98脚、100脚接数字地,第一视频解码芯片U13的24脚、15脚、9脚、21脚接模拟地,第一视频解码芯片U13的11脚、17脚、23脚接3.3V模拟电源,第一视频解码芯片U13的1脚、25脚、51脚、75脚、\n33脚、43脚、58脚、68脚、83脚、93脚和8脚接3.3V数字电源,第二旁路电容C92的一端、第三旁路电容C93的一端、第四旁路电容C94的一端、第二滤波电容C91的一端接3.3V模拟电源,第二旁路电容C92的另一端、第三旁路电容C93的另一端、第四旁路电容C94的另一端、第二滤波电容C91的另一端接模拟地,第五旁路电容C97的一端、第六旁路电容C98的一端、第七旁路电容C99的一端、第八旁路电容C100的一端、第九旁路电容C101的一端、第十旁路电容C102的一端、第十一旁路电容C103的一端、第十二旁路电容C104的一端、第十三旁路电容C105的一端、第十四旁路电容C106的一端、第十五旁路电容C107的一端、第三滤波电容C96的一端接3.3V数字电源,第五旁路电容C97的另一端、第六旁路电容C98的另一端、第七旁路电容C99的另一端、第八旁路电容C100的另一端、第九旁路电容C101的另一端、第十旁路电容C102另一端、第十一旁路电容C103的另一端、第十二旁路电容C104的另一端、第十三旁路电容C105的另一端、第十四旁路电容C106的另一端、第十五旁路电容C107的另一端、第三滤波电容C96的另一端接数字地。\n[0010] 所述的第二视频解码电路包括第二视频解码芯片U16、第二终端电阻R36、第八匹配电阻R39、第十二匹配电阻R43、第十一匹配电阻R42、第十匹配电阻R41、第九匹配电阻R40、第七匹配电阻R38、第十四耦合电容C129、第九耦合电容C108、第十耦合电容C110、第十一耦合电容C114、第十二耦合电容C115、第十五耦合电容C130、第十三耦合电容C116、第十六耦合电容C131、第十六旁路电容C118、第十七旁路电容C119、第十八旁路电容C120、第十九旁路电容C121、第二十旁路电容C122、第二十一旁路电容C123、第二十二旁路电容C124、第二十三旁路电容C125、第二十四旁路电容C126、第二十五旁路电容C127、第二十六旁路电容C128、第二十七旁路电容C111、第二十八旁路电容C112、第二十九旁路电容C113、第四滤波电容C109、第五滤波电容C117、第二上拉电阻R37和第二下拉电阻R45;第二终端电阻R36的一端接第二视频信号输入端J9,第二终端电阻R36的另一端、第八匹配电阻R39的一端与第十四耦合电容C129的一端连接,第十四耦合电容C129的另一端与第二视频解码芯片U16的18脚连接,第十二匹配电阻R43的一端与第九耦合电容C108的一端连接,第九耦合电容C108的另一端与第二视频解码芯片U16的10脚连接,第十一匹配电阻R42的\n一端与第十耦合电容C110的一端连接,第十耦合电容C110的另一端与第二视频解码芯片U16的12脚连接,第十匹配电阻R41的一端与第十一耦合电容C114的一端连接,第十一耦合电容C114的另一端与第二视频解码芯片U16的14脚连接,第九匹配电阻R40的一端与\n第十二耦合电容C115的一端连接,第十二耦合电容C115的另一端与第二视频解码芯片U16的16脚连接,第七匹配电阻R38的一端与第十五耦合电容C130的一端连接,第十五耦合电容C130的另一端与第二视频解码芯片U16的20脚连接,第八匹配电阻R39的另一端、第\n十二匹配电阻R43的另一端、第十一匹配电阻R42的另一端、第十匹配电阻R41的另一端、第九匹配电阻R40的另一端、第七匹配电阻R38的另一端接模拟地,第十三耦合电容C116一端与第二视频解码芯片U16的13脚连接,第十三耦合电容C116另一端接模拟地,第十六耦合电容C131的一端接第二视频解码芯片U16的19脚,第十六耦合电容C131的另一端接模拟地,第二视频解码芯片U16的45脚、46脚、48脚、53脚、52脚、54脚、55脚、56脚、57脚、\n59脚、60脚、61脚、61脚、42脚、47脚、31脚、32脚、49脚、36脚、35脚、34脚、27脚分别与可编程逻辑器件U1的P27、G26、J24、H26、H25、E27、E28、F27、F28、G27、G28、H27、H28、J26、J25、K26、M24、K24、L25、K25、L26、M26连接,第二视频解码芯片U16的5脚、26脚、38脚、\n50脚、63脚、76脚、88脚、97脚、98脚、100脚接数字地,第二视频解码芯片U16的24脚、15脚、9脚、21脚接模拟地,第二视频解码芯片U16的11脚、17脚、23脚接3.3V模拟电源,第二视频解码芯片U16的1脚、25脚、51脚、75脚、33脚、43脚、58脚、68脚、83脚、93脚和8脚接3.3V数字电源,第十六旁路电容C118的一端、第十七旁路电容C119的一端、第十八旁路电容C120的一端、第十九旁路电容C121的一端、第二十旁路电容C122的一端、第二十一旁路电容C123的一端、第二十二旁路电容C124的一端、第二十三旁路电容C125的一端、第二十四旁路电容C126的一端、第二十五旁路电容C127的一端、第二十六旁路电容C128的一端、第五滤波电容C117的一端接3.3V数字电源,第十六旁路电容C118的另一端、第十七旁路电容C119的另一端、第十八旁路电容C120的另一端、第十九旁路电容C121的另一端、第二十旁路电容C122的另一端、第二十一旁路电容C123的另一端、第二十二旁路电容C124的另一端、第二十三旁路电容C125的另一端、第二十四旁路电容C126的另一端、第二十五旁路电容C127的另一端、第二十六旁路电容C128的另一端、第五滤波电容C117的另一端接数字地,第二十七旁路电容C111的一端、第二十八旁路电容C112的一端、第二十九旁路电容C113的一端、第四滤波电容C109的一端接3.3V模拟电源,第二十七旁路电容C111的另一端、第二十八旁路电容C112的另一端、第二十九旁路电容C113的另一端、第四滤波电容C109的另一端接模拟地。\n[0011] 所述的两块视频解码芯片U13和U16使用Philips公司的型号为SAA7115的芯片;\n所述的可编程逻辑器件U1采用Altera公司型号为Stratix EP1S25的FPGA芯片。\n[0012] 所述的第一存储缓冲电路包括第一静态随机存储芯片(SRAM)U3、第二静态随机存储芯片(SRAM)U4、第三下拉电阻R1、第四下拉电阻R2、第五下拉电阻R6、第六下拉电阻R7、第三上拉电阻R3、第四上拉电阻R4、第五上拉电阻R5、第六上拉电阻R8、第七上拉电阻R9、第八上拉电阻R10、第三十旁路电容C140和第三十一旁路电容C143。第一SRAM U3的1\n脚、2脚、3脚、4脚、5脚、18脚、19脚、20脚、21脚、22脚、23脚、24脚、25脚、26脚、27脚、42脚、43脚、44脚、7脚、8脚、9脚、10脚、13脚、14脚、15脚、16脚、29脚、30脚、31脚、32脚、\n35脚、36脚、37脚、38脚、6脚、17脚和41脚分别与可编程逻辑器件U1的H10、F7、E6、E8、C4、F8、F9、M11、D11、E12、L6、K6、K7、J6、H7、M7、N10、T10、J9、H9、G8、J10、J7、J8、H8、G7、K8、L7、M8、N8、K10、L8、M6、M9、J22、G11和L21连接,第二SRAMU4的1脚、2脚、3脚、4脚、\n5脚、18脚、19脚、20脚、21脚、22脚、23脚、24脚、25脚、26脚、27脚、42脚、43脚、44脚、7脚、8脚、9脚、10脚、13脚、14脚、15脚、16脚、29脚、30脚、31脚、32脚、35脚、36脚、37脚、\n38脚、6脚、17脚和41脚分别与可编程逻辑器件U1的AB9、AB8、AA6、Y9、Y6、W6、V5、U4、U5、T7、W12、Y11、AB11、AC10、AA10、AD13、V18、W18、T9、U8、V9、V7、W8、Y8、AA8、AB6、AB7、AA7、Y7、W7、V8、U7、U9、T8、W19、V20和T19连接,第一SRAM U3的12脚、34脚、第二SRAM U4的\n12脚、34脚接数字地,第三下拉电阻R1一端接第一SRAM U3的39脚,第三下拉电阻R1的另一端接数字地,第四下拉电阻R2的一端接第一SRAM U3的40脚,第四下拉电阻R2的另一端接数字地,第三上拉电阻R3的一端接第一SRAMU3的6脚,第三上拉电阻R3的另一端接3.3V数字电源,第四上拉电阻R4的一端接第一SRAM U3的17脚,第四上拉电阻R4的另一端接3.3V数字电源,第五上拉电阻R5的一端接第一SRAM U3的41脚,第五上拉电阻R5的另一端接3.3V数字电源,第五下拉电阻R6一端接第二SRAM U4的39脚,第五下拉电阻R6的另一端接数字地,第六下拉电阻R7的一端接第二SRAM U4的40脚,第六下拉电阻R7的另一端接数字地,第六上拉电阻R8的一端接第二SRAM U4的6脚,第六上拉电阻R8的另一端接3.3V数字电源,第七上拉电阻R9的一端接第二SRAM U4的17脚,第七上拉电阻R9的另一端接3.3V数字电源,第八上拉电阻R10的一端接第二SRAM U4的41脚,第八上拉电阻R10的另一端接3.3V数字电源,第三十旁路电容C140一端接3.3V数字电源,第三十旁路电容C140的另一端接数字地,第三十一旁路电容C143的一端接3.3V数字电源,第三十一旁路电容C143的另一端接数字地。\n[0013] 所述的第二存储缓冲电路包括第三SRAM U5、第四SRAM U6、第七下拉电阻R11、第八下拉电阻R12、第九下拉电阻R16、第十下拉电阻R17、第九上拉电阻R13、第十上拉电阻R14、第十一上拉电阻R15、第十二上拉电阻R18、第十三上拉电阻R19、第十四上拉电阻R20、第三十二旁路电容C142和第三十三旁路电容C145。第三SRAM U5的1脚、2脚、3脚、4脚、\n5脚、18脚、19脚、20脚、21脚、22脚、23脚、24脚、25脚、26脚、27脚、42脚、43脚、44脚、7脚、8脚、9脚、10脚、13脚、14脚、15脚、16脚、29脚、30脚、31脚、32脚、35脚、36脚、37脚、\n38脚、6脚、17脚和41脚分别与可编程逻辑器件U1的N7、T6、T5、V4、W5、Y5、Y10、AA5、AB3、AB4、AB5、AC5、AD5、AE5、AE4、AA9、AC7、AD6、N3、M2、W2、W1、Y2、Y1、AA2、AA1、AB2、AB1、AC2、AC1、AD2、AD1、AE2、AE1、V10、V11和W10连接,第四SRAM U6的1脚、2脚、3脚、4脚、5脚、18脚、19脚、20脚、21脚、22脚、23脚、24脚、25脚、26脚、27脚、42脚、43脚、44脚、7脚、8脚、\n9脚、10脚、13脚、14脚、15脚、16脚、29脚、30脚、31脚、32脚、35脚、36脚、37脚、38脚、6脚、17脚和41脚分别与可编程逻辑器件U1的F6、F5、F4、F3、G6、G3、H4、H3、J4、J3、N6、N5、M3、M4、L3、K4、K3、L4、B6、A6、B7、A7、B8、A8、B9、A9、D2、D1、E2、E1、F2、F1、G2、G1、M10、L10和N9连接,第三SRAM U5的12脚、34脚、第四SRAM U6的12脚、34脚接数字地,第七下拉电阻R11一端接第三SRAM U5的39脚,第七下拉电阻R11的另一端接数字地,第八下拉电阻R12的一端接第三SRAM U5的40脚,第八下拉电阻R12的另一端接数字地,第九上拉电阻R13的一端接第三SRAM U5的6脚,第九上拉电阻R13的另一端接3.3V数字电源,第十\n上拉电阻R14的一端接第三SRAM U5的17脚,第十上拉电阻R14的另一端接3.3V数字电\n源,第十一上拉电阻R15的一端接第三SRAM U5的41脚,第十一上拉电阻R15的另一端接\n3.3V数字电源,第九下拉电阻R16一端接第四SRAM U6的39脚,第九下拉电阻R16的另一端接数字地,第十下拉电阻R17的一端接第四SRAM U6的40脚,第十下拉电阻R17的另一端接数字地,第十二上拉电阻R18的一端接第四SRAM U6的6脚,第十二上拉电阻R18的另一端接3.3V数字电源,第十三上拉电阻R19的一端接第四SRAM U6的17脚,第十三上拉电阻R19的另一端接3.3V数字电源,第十四上拉电阻R20的一端接第四SRAM U6的41脚,第十四上拉电阻R20的另一端接3.3V数字电源,第三十二旁路电容C142一端接3.3V数字电源,第三十二旁路电容C142的另一端接数字地,第三十三旁路电容C145的一端接3.3V数字电源,第三十三旁路电容C145的另一端接数字地。\n[0014] 本发明相对于现有技术具有以下有益效果:\n[0015] (1)实现了两路视频解码芯片的时钟同步;\n[0016] (2)实现两路视频数据的无缝缓冲存储;\n[0017] (3)实现了两路视频数据在像素级上的同步存储。\n附图说明\n[0018] 图1为本发明的结构示意图;\n[0019] 图2为时钟同步电路;\n[0020] 图3为第一视频解码电路;\n[0021] 图4为第二视频解码电路;\n[0022] 图5为第一存储缓冲电路;\n[0023] 图6为第二存储缓冲电路。\n具体实施方式\n[0024] 以下结合附图对本发明作进一步描述。\n[0025] 如图1所示,双目视频同步采集设备包括时钟同步电路1-1、第一视频解码电路\n1-2、第二视频解码电路1-3、可编程逻辑器件1-4、第一存储缓冲电路1-5和第二存储缓冲电路1-6。其中,第一视频解码芯片接口控制电路1-7、第二视频解码芯片接口控制电路1-8通过对可编程器件编程得到,分别连同第一视频解码电路、第二视频解码电路,完成了两路视频采集电路的设计,实现了两路视频的同步采集。第一乒乓存储控制模块1-9、第二乒乓存储控制模块1-10通过对可编程逻辑器件编程得到,分别完成对两路存储电路的乒乓存储控制,实现了数据的流水线操作,完成数据的无缝缓冲和处理。\n[0026] 如图2所示,时钟同步电路包括晶振U15、零延时缓冲器U14、第一旁路电容C85、第一滤波电容C87。晶振U15的4脚、零延时缓冲器U14的6脚、第一旁路电容C85的一端与\n3.3V数字电源连接,第一旁路电容C85的另一端接数字地;晶振U15的3脚与零延时缓冲器U14的1脚连接;第一滤波电容C87的一端接3.3V数字电源,另一端接数字地;零延时缓冲器U14的5脚与第一视频解码芯片U13的7脚连接,零延时缓冲器U14的7脚与第二视\n频解码芯片U16的7脚连接。其中晶振采用32.11MHz,零延时缓冲器采用Cypress公司的CY2305芯片,第一旁路电容C85为0.1uF,第一滤波电容C87为10uF。晶振的时钟信号输出端连接到零延时缓冲器U14的输入REF端,晶振时钟信号经过零延时缓冲器输出两路低偏移量的同步时钟信号,分别作为两个解码芯片的输入时钟,连接到两个视频解码芯片U13、U16的时钟输入端7脚,两根连线要求等长,从而实现两路视频解码芯片的时钟同步。\n[0027] 如图3所示,第一视频解码电路包括第一视频解码芯片SAA7115、第一终端电阻R26、第一匹配电阻R28、第二匹配电阻R29、第三匹配电阻R30、第四匹配电阻R31、第五匹配电阻R32、第六匹配电阻R33、第一耦合电容C82、第二耦合电容C83、第三耦合电容C84、第四耦合电容C86、第五耦合电容C88、第六耦合电容C89、第七耦合电容C90、第八耦合电容C95、第二旁路电容C92、第三旁路电容C93、第四旁路电容C94、第五旁路电容C97、第六旁路电容C98、第七旁路电容C99、第八旁路电容C100、第九旁路电容C101、第十旁路电容C102、第十一旁路电容C103、第十二旁路电容C104、第十三旁路电容C105、第十四旁路电容C106、第十五旁路电容C107、第二滤波电容C91、第三滤波电容C96、第一下拉电阻R35和第一上拉电阻R27。第一终端电阻R26的一端接第一视频信号输入端J8,第一终端电阻R26的另一端、第二匹配电阻R29的一端与第六耦合电容C89的一端连接,第六耦合电容C89的另一端与第一视频解码芯片U13的18脚连接,第六匹配电阻R33的一端与第一耦合电容C82的一端连接,第一耦合电容C82的另一端与第一视频解码芯片U13的10脚连接,第五匹配电阻R32的一端与第二耦合电容C83的一端连接,第二耦合电容C83的另一端与第一视频解码芯片U13的12脚连接,第四匹配电阻R31的一端与第三耦合电容C84的一端连接,第三耦合电容C84的另一端与第一视频解码芯片U13的14脚连接,第三匹配电阻R30的一端与第四耦合电容C86的一端连接,第四耦合电容C86的另一端与第一视频解码芯片U13的16脚连接,第一匹配电阻R28的一端与第七耦合电容C90的一端连接,第七耦合电容C90的另一端与第一视频解码芯片U13的20脚连接,第一匹配电阻R28的另一端、第二匹配电阻R29的另一端、第三匹配电阻R30的另一端、第四匹配电阻R31的另一端、第五匹配电阻R32的另一端、第六匹配电阻R33的另一端接模拟地;第五耦合电容C88一端与第一视频解码芯片U13的\n13脚连接,第五耦合电容C88另一端接模拟地,第八耦合电容C95的一端接第一视频解码芯片U13的19脚,第八耦合电容C95的另一端接模拟地,第一视频解码芯片U13的45脚、46脚、48脚、53脚、52脚、54脚、55脚、56脚、57脚、59脚、60脚、61脚、61脚、42脚、47脚、31脚、32脚、49脚、36脚、35脚、34脚、27脚分别与可编程逻辑器件U1的R27、T25、Y23、U24、T24、J28、J27、K28、K27、L28、L27、M27、N28、U23、N25、W23、Y24、N24、V24、V23、W24、AA24连接,第一视频解码芯片U13的5脚、26脚、38脚、50脚、63脚、76脚、88脚、97脚、98脚、100脚接数字地,第一视频解码芯片U13的24脚、15脚、9脚、21脚接模拟地,第一视频解码芯片U13的11脚、17脚、23脚接3.3V模拟电源,第一视频解码芯片U13的1脚、25脚、51脚、75脚、33脚、43脚、58脚、68脚、83脚、93脚和8脚接3.3V数字电源,第二旁路电容C92的一端、第三旁路电容C93的一端、第四旁路电容C94的一端、第二滤波电容C91的一端接3.3V模拟电源,第二旁路电容C92的另一端、第三旁路电容C93的另一端、第四旁路电容C94的另一端、第二滤波电容C91的另一端接模拟地,第五旁路电容C97的一端、第六旁路电容C98的一端、第七旁路电容C99的一端、第八旁路电容C100的一端、第九旁路电容C101的一端、第十旁路电容C102的一端、第十一旁路电容C103的一端、第十二旁路电容C104的一端、第十三旁路电容C105的一端、第十四旁路电容C106的一端、第十五旁路电容C107的一端、第三滤波电容C96的一端接3.3V数字电源,第五旁路电容C97的另一端、第六旁路电容C98的另一端、第七旁路电容C99的另一端、第八旁路电容C100的另一端、第九旁路电容C101的另一端、第十旁路电容C102另一端、第十一旁路电容C103的另一端、第十二旁路电容C104的另一端、第十三旁路电容C105的另一端、第十四旁路电容C106的另一端、第十五旁路电容C107的另一端、第三滤波电容C96的另一端接数字地。第一耦合电容C82、第二耦合电容C83、第三耦合电容C84、第四耦合电容C86、第五耦合电容C88、第六耦合电容C89、第七耦合电容C90、第八耦合电容C95的值为47nF,第一匹配电阻R28、第二匹配电阻R29、第三匹配电阻R30、第四匹配电阻R31、第五匹配电阻R32和第六匹配电阻R33的阻值为56Ω,第一终端电阻R26的阻值为18Ω,第一上拉电阻R27的阻值为4.7KΩ,第一下拉电阻R35的阻值为3.3KΩ,第二滤波电容C91和第三滤波电容C96的值为10uF,第二旁路电容C92、第三旁路电容C93、第四旁路电容C94、第五旁路电容C97、第六旁路电容C98、第七旁路电容C99、第八旁路电容C100、第九旁路电容C101、第十旁路电容C102、第十一旁路电容C103、第十二旁路电容C104、第十三旁路电容C105、第十四旁路电容C106和第十五旁路电容C107的值为\n0.1uF。\n[0028] 如图4所示,第二视频解码电路包括第二视频解码芯片SAA7115、第二终端电阻R36、第八匹配电阻R39、第十二匹配电阻R43、第十一匹配电阻R42、第十匹配电阻R41、第九匹配电阻R40、第七匹配电阻R38、第十四耦合电容C129、第九耦合电容C108、第十耦合电容C110、第十一耦合电容C114、第十二耦合电容C115、第十五耦合电容C130、第十三耦合电容C116、第十六耦合电容C131、第十六旁路电容C118、第十七旁路电容C119、第十八旁路电容C120、第十九旁路电容C121、第二十旁路电容C122、第二十一旁路电容C123、第二十二旁路电容C124、第二十三旁路电容C125、第二十四旁路电容C126、第二十五旁路电容C127、第二十六旁路电容C128、第二十七旁路电容C111、第二十八旁路电容C112、第二十九旁路电容C113、第四滤波电容C109、第五滤波电容C117、第二上拉电阻R37和第二下拉电阻R45。\n第二终端电阻R36的一端接第二视频信号输入端J9,第二终端电阻R36的另一端、第八匹配电阻R39的一端与第十四耦合电容C129的一端连接,第十四耦合电容C129的另一端与第二视频解码芯片SAA7115的18脚连接,第十二匹配电阻R43的一端与第九耦合电容C108\n的一端连接,第九耦合电容C108的另一端与第二视频解码芯片SAA7115的10脚连接,第十一匹配电阻R42的一端与第十耦合电容C110的一端连接,第十耦合电容C110的另一端与第二视频解码芯片SAA7115的12脚连接,第十匹配电阻R41的一端与第十一耦合电容\nC114的一端连接,第十一耦合电容C114的另一端与第二视频解码芯片SAA7115的14脚连接,第九匹配电阻R40的一端与第十二耦合电容C115的一端连接,第十二耦合电容C115的另一端与第二视频解码芯片SAA7115的16脚连接,第七匹配电阻R38的一端与第十五耦合电容C130的一端连接,第十五耦合电容C130的另一端与第二视频解码芯片SAA7115的20脚连接,第八匹配电阻R39的另一端、第十二匹配电阻R43的另一端、第十一匹配电阻R42的另一端、第十匹配电阻R41的另一端、第九匹配电阻R40的另一端、第七匹配电阻R38的另一端接模拟地;第十三耦合电容C116一端与第二视频解码芯片SAA7115的13脚连接,第十三耦合电容C116另一端接模拟地;第十六耦合电容C131的一端接第二视频解码芯片SAA7115的19脚,第十六耦合电容C131的另一端接模拟地,第二视频解码芯片SAA7115的\n45脚、46脚、48脚、53脚、52脚、54脚、55脚、56脚、57脚、59脚、60脚、61脚、61脚、42脚、\n47脚、31脚、32脚、49脚、36脚、35脚、34脚、27脚分别与可编程逻辑器件EP1S25的P27、G26、J24、H26、H25、E27、E28、F27、F28、G27、G28、H27、H28、J26、J25、K26、M24、K24、L25、K25、L26、M26连接,第二视频解码芯片SAA7115的5脚、26脚、38脚、50脚、63脚、76脚、\n88脚、97脚、98脚、100脚接数字地,第二视频解码芯片SAA7115的24脚、15脚、9脚、21脚接模拟地,第二视频解码芯片SAA7115的11脚、17脚、23脚接3.3V模拟电源,第二视频解码芯片SAA7115的1脚、25脚、51脚、75脚、33脚、43脚、58脚、68脚、83脚、93脚和8脚接\n3.3V数字电源,第十六旁路电容C118的一端、第十七旁路电容C119的一端、第十八旁路电容C120的一端、第十九旁路电容C121的一端、第二十旁路电容C122的一端、第二十一旁路电容C123的一端、第二十二旁路电容C124的一端、第二十三旁路电容C125的一端、第二十四旁路电容C126的一端、第二十五旁路电容C127的一端、第二十六旁路电容C128的一端、第五滤波电容C117的一端接3.3V数字电源,第十六旁路电容C118的另一端、第十七旁路电容C119的另一端、第十八旁路电容C120的另一端、第十九旁路电容C121的另一端、第二十旁路电容C122的另一端、第二十一旁路电容C123的另一端、第二十二旁路电容C124的另一端、第二十三旁路电容C125的另一端、第二十四旁路电容C126的另一端、第二十五旁路电容C127的另一端、第二十六旁路电容C128的另一端、第五滤波电容C117的另一端接数字地;第二十七旁路电容C111的一端、第二十八旁路电容C112的一端、第二十九旁路电容C113的一端、第四滤波电容C109的一端接3.3V模拟电源,第二十七旁路电容C111的另一端、第二十八旁路电容C112的另一端、第二十九旁路电容C113的另一端、第四滤波电容C109的另一端接模拟地。第十四耦合电容C129、第九耦合电容C108、第十耦合电容C110、第十一耦合电容C114、第十二耦合电容C115、第十五耦合电容C130、第十三耦合电容C116、第十六耦合电容C131的值均为47nF,第八匹配电阻R39、第十二匹配电阻R43、第十一匹配电阻R42、第十匹配电阻R41、第九匹配电阻R40和第七匹配电阻R38的阻值为56Ω,第二终端电阻R36的阻值为18Ω,第二上拉电阻R37的阻值为4.7KΩ,第二下拉电阻R45的阻值为3.3KΩ,第四滤波电容C109和第五滤波电容C117的值为10uF,第十六旁路电容C118、第十七旁路电容C119、第十八旁路电容C120、第十九旁路电容C121、第二十旁路电容C122、第二十一旁路电容C123、第二十二旁路电容C124、第二十三旁路电容C125、第二十四旁路电容C126、第二十五旁路电容C127、第二十六旁路电容C128、第二十七旁路电容C111、第二十八旁路电容C112和第二十九旁路电容C113的值均为0.1uF。\n[0029] 如图5所示,第一存储缓冲电路包括第一存储芯片CY7C1041CV33,第二存储芯片CY7C1041CV33、第三下拉电阻R1、第四下拉电阻R2、第五下拉电阻R6、第六下拉电阻R7、第三上拉电阻R3、第四上拉电阻R4、第五上拉电阻R5、第六上拉电阻R8、第七上拉电阻R9、第八上拉电阻R10、第三十旁路电容C140和第三十一旁路电容C143。第一存储芯片CY7C1041CV33的1脚、2脚、3脚、4脚、5脚、18脚、19脚、20脚、21脚、22脚、23脚、24脚、\n25脚、26脚、27脚、42脚、43脚、44脚、7脚、8脚、9脚、10脚、13脚、14脚、15脚、16脚、29脚、30脚、31脚、32脚、35脚、36脚、37脚、38脚、6脚、17脚和41脚分别与可编程逻辑器件EP1S25的H10、F7、E6、E8、C4、F8、F9、M11、D11、E12、L6、K6、K7、J6、H7、M7、N10、T10、J9、H9、G8、J10、J7、J8、H8、G7、K8、L7、M8、N8、K10、L8、M6、M9、J22、G11和L21连接,第二存储芯片CY7C1041CV33的1脚、2脚、3脚、4脚、5脚、18脚、19脚、20脚、21脚、22脚、23脚、24脚、25脚、26脚、27脚、42脚、43脚、44脚、7脚、8脚、9脚、10脚、13脚、14脚、15脚、16脚、29脚、30脚、31脚、32脚、35脚、36脚、37脚、38脚、6脚、17脚和41脚分别与可编程逻辑器件EP1S25的AB9、AB8、AA6、Y9、Y6、W6、V5、U4、U5、T7、W12、Y11、AB11、AC10、AA10、AD13、V18、W18、T9、U8、V9、V7、W8、Y8、AA8、AB6、AB7、AA7、Y7、W7、V8、U7、U9、T8、W19、V20和T19连接,第一存储芯片CY7C1041CV33的12脚、34脚、第二存储芯片CY7C1041CV33的12脚、34脚接数字地,第三下拉电阻R1一端接第一存储芯片CY7C1041CV33的39脚,第三下拉电阻R1的另一端接数字地,第四下拉电阻R2的一端接第一存储芯片CY7C1041CV33的40脚,第四下拉电阻R2的另一端接数字地,第三上拉电阻R3的一端接第一存储芯片CY7C1041CV33的6脚,第三上拉电阻R3的另一端接3.3V数字电源,第四上拉电阻R4的一端接第一存储芯片CY7C1041CV33的17脚,第四上拉电阻R4的另一端接3.3V数字电源,第五上拉电阻R5的一端接第一存储芯片CY7C1041CV33的41脚,第五上拉电阻R5的另一端接3.3V数字电源,第五下拉电阻R6一端接第二存储芯片CY7C1041CV33的39脚,第五下拉电阻R6的另一端接数字地,第六下拉电阻R7的一端接第二存储芯片CY7C1041CV33的40脚,第六下拉电阻R7的另一端接数字地,第六上拉电阻R8的一端接第二存储芯片CY7C1041CV33的6脚,第六上拉电阻R8的另一端接3.3V数字电源,第七上拉电阻R9的一端接第二存储芯片CY7C1041CV33的17脚,第七上拉电阻R9的另一端接3.3V数字电源,第八上拉电阻R10的一端接第二存储芯片CY7C1041CV33的41脚,第八上拉电阻R10的另一端接3.3V数字电源,第三十旁路电容C140一端接3.3V数字电源,第三十旁路电容C140的另一端接数字地,第三十一旁路电容C143的一端接3.3V数字电源,第三十一旁路电容C143的另一端接数字地。第三上拉电阻R3、第四上拉电阻R4、第五上拉电阻R5、第六上拉电阻R8、第七上拉电阻R9和第八上拉电阻R10阻值为10KΩ,第三下拉电阻R1、第四下拉电阻R2、第五下拉电阻R6和第六下拉电阻R7阻值为10KΩ,第三十旁路电容C140和第三十一旁路电容C143的值为0.1uF。\n[0030] 如图6所示,第二存储缓冲电路包括第三存储芯片CY7C1041CV33、第四存储芯片CY7C1041CV33、第七下拉电阻R11、第八下拉电阻R12、第九下拉电阻R16、第十下拉电阻R17、第九上拉电阻R13、第十上拉电阻R14、第十一上拉电阻R15、第十二上拉电阻R18、第十三上拉电阻R19、第十四上拉电阻R20、第三十二旁路电容C142和第三十三旁路电容C145。第三存储芯片CY7C1041CV33的1脚、2脚、3脚、4脚、5脚、18脚、19脚、20脚、21脚、\n22脚、23脚、24脚、25脚、26脚、27脚、42脚、43脚、44脚、7脚、8脚、9脚、10脚、13脚、14脚、15脚、16脚、29脚、30脚、31脚、32脚、35脚、36脚、37脚、38脚、6脚、17脚和41脚分别与可编程逻辑器件EP1S25的N7、T6、T5、V4、W5、Y5、Y10、AA5、AB3、AB4、AB5、AC5、AD5、AE5、AE4、AA9、AC7、AD6、N3、M2、W2、W1、Y2、Y1、AA2、AA1、AB2、AB1、AC2、AC1、AD2、AD1、AE2、AE1、V10、V11和W10连接,第四存储芯片CY7C1041CV33的1脚、2脚、3脚、4脚、5脚、18脚、19脚、20脚、21脚、22脚、23脚、24脚、25脚、26脚、27脚、42脚、43脚、44脚、7脚、8脚、9脚、\n10脚、13脚、14脚、15脚、16脚、29脚、30脚、31脚、32脚、35脚、36脚、37脚、38脚、6脚、17脚和41脚分别与可编程逻辑器件EP1S25的F6、F5、F4、F3、G6、G3、H4、H3、J4、J3、N6、N5、M3、M4、L3、K4、K3、L4、B6、A6、B7、A7、B8、A8、B9、A9、D2、D1、E2、E1、F2、F1、G2、G1、M10、L10和N9连接,第三存储芯片CY7C1041CV33的12脚、34脚、第四存储芯片CY7C1041CV33的12脚、34脚接数字地,第七下拉电阻R11一端接第三存储芯片CY7C1041CV33的39脚,第七下拉电阻R11的另一端接数字地,第八下拉电阻R12的一端接第三存储芯片CY7C1041CV33\n的40脚,第八下拉电阻R12的另一端接数字地,第九上拉电阻R13的一端接第三存储芯片CY7C1041CV33的6脚,第九上拉电阻R13的另一端接3.3V数字电源,第十上拉电阻R14的一端接第三存储芯片CY7C1041CV33的17脚,第十上拉电阻R14的另一端接3.3V数字电源,第十一上拉电阻R15的一端接第三存储芯片CY7C1041CV33的41脚,第十一上拉电阻R15的另一端接3.3V数字电源,第九下拉电阻R16一端接第四存储芯片CY7C1041CV33的39脚,第九下拉电阻R16的另一端接数字地,第十下拉电阻R17的一端接第四存储芯片CY7C1041CV33的40脚,第十下拉电阻R17的另一端接数字地,第十二上拉电阻R18的一端接第四存储芯片CY7C1041CV33的6脚,第十二上拉电阻R18的另一端接3.3V数字电源,第十三上拉电阻R19的一端接第四存储芯片CY7C1041CV33的17脚,第十三上拉电阻R19的另一端接3.3V\n数字电源,第十四上拉电阻R20的一端接第四存储芯片CY7C1041CV33的41脚,第十四上拉电阻R20的另一端接3.3V数字电源,第三十二旁路电容C142一端接3.3V数字电源,第三十二旁路电容C142的另一端接数字地,第三十三旁路电容C145的一端接3.3V数字电\n源,第三十三旁路电容C145的另一端接数字地。第七下拉电阻R11、第八下拉电阻R12、第九下拉电阻R16和第十下拉电阻R17阻值均为10KΩ,第九上拉电阻R13、第十上拉电阻R14、第十一上拉电阻R15、第十二上拉电阻R18、第十三上拉电阻R19和第十四上拉电阻R20阻值均为10KΩ,第三十二旁路电容C142和第三十三旁路电容C145的值均为0.1uF。\n[0031] 本发明的工作过程为:双目视频信号分别连接到两路视频解码电路的输入端,视频解码芯片对视频信号进行处理,将两路视频数据及同步控制信号输出到可编程逻辑器件。时钟同步电路提供两路视频解码芯片的时钟输入,透过设计时钟同步电路两路时钟输出线的等长实现两路视频解码芯片的输入时钟的同步,从而实现两路视频数据及同步控制信号的同步输出。通过在可编程器件中实现两路视频解码芯片接口的设计,实现了两路视频数据的同步采集。通过可编程器件中所实现的两路乒乓存储控制模块对两路存储电路的控制,实现了两路视频数据的乒乓存储缓冲和像素级同步存储,为后续两路视频数据像素匹配的流水线式处理提供了平台。
法律信息
- 2020-03-10
未缴年费专利权终止
IPC(主分类): H04N 13/02
专利号: ZL 201010122968.3
申请日: 2010.03.12
授权公告日: 2011.10.05
- 2013-11-13
专利权的转移
登记生效日: 2013.10.21
专利权人由杭州电子科技大学变更为海安县科技成果转化服务中心
地址由310018 浙江省杭州市下沙高教园区2号大街变更为226600 江苏省南通市海安县城长江中路106号
- 2011-10-05
- 2010-09-22
实质审查的生效
IPC(主分类): H04N 13/02
专利申请号: 201010122968.3
申请日: 2010.03.12
- 2010-07-28
引用专利(该专利引用了哪些专利)
序号 | 公开(公告)号 | 公开(公告)日 | 申请日 | 专利名称 | 申请人 |
1
| |
2008-12-10
|
2008-07-08
| | |
2
| |
2009-08-26
|
2008-12-30
| | |
3
| |
2008-07-23
|
2008-02-04
| | |
被引用专利(该专利被哪些专利引用)
序号 | 公开(公告)号 | 公开(公告)日 | 申请日 | 专利名称 | 申请人 | 该专利没有被任何外部专利所引用! |