加载中...
首页专利查询专利详情

*来源于国家知识产权局数据,仅供参考,实际以国家知识产权局展示为准

两相非交叠时钟产生电路

发明专利有效专利
  • 申请号:
    CN201810118872.6
  • IPC分类号:H03K5/15;H03K5/156
  • 申请日期:
    2018-02-06
  • 申请人:
    深圳骏通微集成电路设计有限公司
著录项信息
专利名称两相非交叠时钟产生电路
申请号CN201810118872.6申请日期2018-02-06
法律状态实质审查申报国家中国
公开/公告日2018-06-29公开/公告号CN108233899A
优先权暂无优先权号暂无
主分类号H03K5/15IPC分类号H;0;3;K;5;/;1;5;;;H;0;3;K;5;/;1;5;6查看分类表>
申请人深圳骏通微集成电路设计有限公司申请人地址
广东省深圳市龙华区大浪街道腾龙路淘金地展滔商业广场B座410号 变更 专利地址、主体等相关变化,请及时变更,防止失效
权利人深圳骏通微集成电路设计有限公司当前权利人深圳骏通微集成电路设计有限公司
发明人张常红;曾隆月
代理机构深圳市精英专利事务所代理人王文伶
摘要
本发明提供了一种两相非交叠时钟产生电路,所述电路包括:用于输入时钟信号的信号输入端,连接输入端以用于调制所述时钟信号以获取第一局部信号的第一时钟电路,连接输入端以用于调制所述时钟信号以获取第二局部信号的第二时钟电路,连接第一时钟电路用于输出第一局部信号的第一输出端,连接第二时钟电路用于输出第二局部信号的第二输出端。本发明叠加线路较少,且一个时钟信号仅经过两次分歧、一次变化之后就输出四个子时钟信号,且四个子时钟信号的输出时延各有不同,在用于控制电路开关的通断方面,能够使节点在同一时刻不受两个电压源的驱动,并且提供提前关断时钟,减小与信号相关的电荷注入效应的影响。

我浏览过的专利

专利服务由北京酷爱智慧知识产权代理公司提供