加载中...
首页专利查询专利详情

*来源于国家知识产权局数据,仅供参考,实际以国家知识产权局展示为准

一种消除失调电压影响的带隙基准电路

实用新型专利有效专利
  • 申请号:
    CN202021261728.7
  • IPC分类号:G05F1/46;G05F1/62;G05F1/56
  • 申请日期:
    2020-07-02
  • 申请人:
    无锡中科微电子工业技术研究院有限责任公司
著录项信息
专利名称一种消除失调电压影响的带隙基准电路
申请号CN202021261728.7申请日期2020-07-02
法律状态授权申报国家中国
公开/公告日公开/公告号
优先权暂无优先权号暂无
主分类号G05F1/46IPC分类号G;0;5;F;1;/;4;6;;;G;0;5;F;1;/;6;2;;;G;0;5;F;1;/;5;6查看分类表>
申请人无锡中科微电子工业技术研究院有限责任公司申请人地址
江苏省无锡市新吴区菱湖大道200号微纳园CI座5楼 变更 专利地址、主体等相关变化,请及时变更,防止失效
权利人无锡中科微电子工业技术研究院有限责任公司当前权利人无锡中科微电子工业技术研究院有限责任公司
发明人钱栋良
代理机构无锡市大为专利商标事务所(普通合伙)代理人暂无
摘要
本实用新型属于模拟集成电路设计领域,具体公开了一种消除失调电压影响的带隙基准电路,包括具有PMOS和NMOS输入差动对的折叠式共源共栅运放、选择器、偏置电路和双极带隙输出电路;其中,选择器由两相不交叠时钟控制,使得共源共栅运放能够在失调存储和差动放大两种工作模式之间来回切换。失调存储模式下,断开共源共栅运放与带隙输出电路之间的连接,并通过反馈将失调电压存储在NMOS差动对上;差动放大模式下,恢复共源共栅运放与带隙输出电路之间的连接,由于PMOS差动对上的失调与存储在NMOS差动对上的失调相减抵消,因此共源共栅运放仅对来自带隙输出电路的信号进行差动放大,基准不受失调电压的影响。

我浏览过的专利

专利服务由北京酷爱智慧知识产权代理公司提供