加载中...
首页专利查询专利详情

*来源于国家知识产权局数据,仅供参考,实际以国家知识产权局展示为准

高性能规则化的片上网络架构

发明专利有效专利
  • 申请号:
    CN202010182660.1
  • IPC分类号:G06F30/347;G06F30/392;G06F30/394;G06F30/398
  • 申请日期:
    2020-03-16
  • 申请人:
    英特尔公司
著录项信息
专利名称高性能规则化的片上网络架构
申请号CN202010182660.1申请日期2020-03-16
法律状态公开申报国家中国
公开/公告日2020-09-25公开/公告号CN111709204A
优先权暂无优先权号暂无
主分类号G06F30/347IPC分类号G;0;6;F;3;0;/;3;4;7;;;G;0;6;F;3;0;/;3;9;2;;;G;0;6;F;3;0;/;3;9;4;;;G;0;6;F;3;0;/;3;9;8查看分类表>
申请人英特尔公司申请人地址
美国加利福尼亚 变更 专利地址、主体等相关变化,请及时变更,防止失效
权利人英特尔公司当前权利人英特尔公司
发明人G·W·贝克勒;M·朗哈默尔;S·V·格里波克
代理机构永新专利商标代理有限公司代理人刘文灿
摘要
提供了用于设计和实现片上网络(NoC)的技术。例如,一种用于将片上网络(NoC)编程到集成电路上的计算机实现的方法包括:确定潜在地被包括在NoC设计中的多个寄存器的第一部分;确定关于所述多个寄存器的第一部分中的寄存器之间的数据路径的路由信息;以及确定与所述多个寄存器的第一部分相关联的预期性能。所述方法还包括:确定所述预期性能是否在门限范围内;在确定所述预期性能在所述门限范围内之后,在所述NoC设计中包括所述多个寄存器的第一部分和所述数据路径;以及生成被配置为使与所述NoC设计相对应的电路在所述集成电路上被实现的指令。

我浏览过的专利

专利服务由北京酷爱智慧知识产权代理公司提供