加载中...
首页专利查询专利详情

*来源于国家知识产权局数据,仅供参考,实际以国家知识产权局展示为准

互补型逻辑门器件

发明专利无效专利
  • 申请号:
    CN200980128161.6
  • IPC分类号:--
  • 申请日期:
    2009-07-24
  • 申请人:
    国立大学法人东北大学;国立大学法人北海道大学
著录项信息
专利名称互补型逻辑门器件
申请号CN200980128161.6申请日期2009-07-24
法律状态权利终止申报国家中国
公开/公告日2011-06-29公开/公告号CN102113114A
优先权暂无优先权号暂无
主分类号暂无IPC分类号暂无查看分类表>
申请人国立大学法人东北大学;国立大学法人北海道大学申请人地址
日本宫城县;日本宫城县 变更 专利地址、主体等相关变化,请及时变更,防止失效
权利人国立大学法人东北大学,国立大学法人北海道大学当前权利人国立大学法人东北大学,国立大学法人北海道大学
发明人尾辻泰一;佐野荣一
代理机构北京路浩知识产权代理有限公司代理人张晶
摘要
本发明提供一种用于打破半导体集成逻辑电路,尤其是以硅CMOS(互补型金属氧化膜半导体)逻辑电路为代表的互补型逻辑门器件构成的超高集成、超低功耗型集成逻辑电路的速度性能极限的互补型逻辑门器件。不使用N沟道FET和P沟道FET,只利用由石墨烯33形成电子运行层,具有双极特性,且门限值不同的第一FET1和第二FET2的两个FET。将第一FET1的栅极11和第二FET2的栅极21短路连接作为输入端,将第一FET1的源极12设为低电位;将第一FET1的漏极13和第二FET2的漏极22连接作为输出端,将第二FET2的漏极23设为高电位。

我浏览过的专利

专利服务由北京酷爱智慧知识产权代理公司提供