加载中...
首页专利查询专利详情

*来源于国家知识产权局数据,仅供参考,实际以国家知识产权局展示为准

低摆幅差分信号总线传输数字中频的方法和装置

发明专利有效专利
  • 申请号:
    CN200710191200.X
  • IPC分类号:H04L25/02;H04B14/06
  • 申请日期:
    2007-12-12
  • 申请人:
    熊猫电子集团有限公司;南京熊猫电子股份有限公司;南京熊猫汉达科技有限公司
著录项信息
专利名称低摆幅差分信号总线传输数字中频的方法和装置
申请号CN200710191200.X申请日期2007-12-12
法律状态授权申报国家暂无
公开/公告日2008-05-14公开/公告号CN101179340
优先权暂无优先权号暂无
主分类号H04L25/02IPC分类号H;0;4;L;2;5;/;0;2;;;H;0;4;B;1;4;/;0;6查看分类表>
申请人熊猫电子集团有限公司;南京熊猫电子股份有限公司;南京熊猫汉达科技有限公司申请人地址
江苏省南京市中山东路301号 变更 专利地址、主体等相关变化,请及时变更,防止失效
权利人熊猫电子集团有限公司,南京熊猫电子股份有限公司,南京熊猫汉达科技有限公司当前权利人熊猫电子集团有限公司,南京熊猫电子股份有限公司,南京熊猫汉达科技有限公司
发明人王洪强
代理机构南京天翼专利代理有限责任公司代理人汤志武;王鹏翔
摘要
LVDS低摆幅差分信号总线传输数字中频的方法,前端中频采样处理单元是AD芯片、DSP和FPGA控制芯片组构成的,基带处理是在FPGA内部处理;LVDS差分传输控制单元是由LVDS驱动芯片+FPGA芯片控制组成,由FPGA和LVDS驱动芯片构成的控制器实现双向数据传输,LVDS差分传输控制单元还包括信号处理板和信道板,设有并/串转换发送模块和串/并转换接收模块,两块板通过平衡变换差分电缆连接;在收信工作时,将模拟中频信号经高速A/D采样后的数字信号经中频数字化处理后通过外部总线输出到FPGA缓冲存储器内,在FPGA内完成数据的组帧解帧转换控制,并通过LVDS控制器接口经差分平衡输出到信号处理板。

我浏览过的专利

专利服务由北京酷爱智慧知识产权代理公司提供