加载中...
首页专利查询专利详情

*来源于国家知识产权局数据,仅供参考,实际以国家知识产权局展示为准

3V-5V自校正占空比时钟芯片I/O输出应用电路

实用新型专利无效专利
  • 申请号:
    CN200520083856.6
  • IPC分类号:H03K3/017;H03K5/00;G06F1/04
  • 申请日期:
    2005-05-30
  • 申请人:
    厦门优迅高速芯片有限公司;徐平
著录项信息
专利名称3V-5V自校正占空比时钟芯片I/O输出应用电路
申请号CN200520083856.6申请日期2005-05-30
法律状态权利终止申报国家中国
公开/公告日公开/公告号
优先权暂无优先权号暂无
主分类号H03K3/017IPC分类号H;0;3;K;3;/;0;1;7;;;H;0;3;K;5;/;0;0;;;G;0;6;F;1;/;0;4查看分类表>
申请人厦门优迅高速芯片有限公司;徐平申请人地址
福建省厦门市软件园1号技术服务楼5A 变更 专利地址、主体等相关变化,请及时变更,防止失效
权利人厦门优迅高速芯片有限公司当前权利人厦门优迅高速芯片有限公司
发明人徐平
代理机构厦门市首创君合专利事务所有限公司代理人张松亭
摘要
本实用新型提供一种自校正占空比时钟芯片输出电路,包括一个模拟前置驱动器与I/O接口,以及在前置驱动器之前的一个占空比校正单元。前置驱动器与I/O接口可在3V模式下或5V模式下工作,还可以在他们之间的任何电压下工作,依所提供的电源而定。无需生产配置或后生产配置。本实用新型利用一种特殊的偏置电路可减小Vcc、温度和其它工艺偏差的影响。当电路工作在3V和5V之间,占空比校正单元产生一定的占空比变化范围。

我浏览过的专利

专利服务由北京酷爱智慧知识产权代理公司提供