加载中...
首页专利查询专利详情

*来源于国家知识产权局数据,仅供参考,实际以国家知识产权局展示为准

一种基于GPU的Polar码高速并行译码方法

发明专利有效专利
  • 申请号:
    CN202010629868.3
  • IPC分类号:G06F9/38;G06F9/50;G06F9/54;H03M13/13;H04L1/00
  • 申请日期:
    2020-07-03
  • 申请人:
    北京航空航天大学杭州创新研究院
著录项信息
专利名称一种基于GPU的Polar码高速并行译码方法
申请号CN202010629868.3申请日期2020-07-03
法律状态实质审查申报国家中国
公开/公告日2020-11-20公开/公告号CN111966405A
优先权暂无优先权号暂无
主分类号G06F9/38IPC分类号G;0;6;F;9;/;3;8;;;G;0;6;F;9;/;5;0;;;G;0;6;F;9;/;5;4;;;H;0;3;M;1;3;/;1;3;;;H;0;4;L;1;/;0;0查看分类表>
申请人北京航空航天大学杭州创新研究院申请人地址
浙江省杭州市滨江区长河街道创慧街18号 变更 专利地址、主体等相关变化,请及时变更,防止失效
权利人北京航空航天大学杭州创新研究院当前权利人北京航空航天大学杭州创新研究院
发明人李舒
代理机构北京慧泉知识产权代理有限公司代理人李娜
摘要
本发明公开了一种基于GPU的Polar码高速并行译码方法,整个译码过程可以分为三个阶段:初始化阶段、译码阶段、结果回传阶段,具体包括:步骤1:主机初始化;步骤2:GPU初始化;步骤3:译码内核函数进行若干次循环迭代,最大循环次数由程序预先设定;步骤4:对于因子图p_good的所有线程块的0号线程,将其共享内存中的Local_L[][0]+Local_R[][0]经过逆置换后,作为译码结果;步骤5:主机将译码结果从GPU传回到主机。本发明方法包括了三个层次的并行,即多子图之间、多线程块之间和多线程之间的并行。此外,本发明方法最大限度地降低了内核函数的启动开销;提高了访存效率和运行速度。

我浏览过的专利

专利服务由北京酷爱智慧知识产权代理公司提供