著录项信息
专利名称 | 图像拼接处理器及其图像处理方法 |
申请号 | CN201410456851.7 | 申请日期 | 2014-09-10 |
法律状态 | 授权 | 申报国家 | 中国 |
公开/公告日 | 2014-12-10 | 公开/公告号 | CN104202506A |
优先权 | 暂无 | 优先权号 | 暂无 |
主分类号 | H04N5/222 | IPC分类号 | H;0;4;N;5;/;2;2;2;;;H;0;4;N;5;/;2;6;2;;;G;0;9;G;5;/;1;4查看分类表>
|
申请人 | 北京淳中视讯科技有限公司 | 申请人地址 | 北京市昌平区中关村生命科学园生命园路4号院6号楼6层
变更
专利地址、主体等相关变化,请及时变更,防止失效 |
权利人 | 北京淳中科技股份有限公司 | 当前权利人 | 北京淳中科技股份有限公司 |
发明人 | 黄秀瑜;王志涛 |
代理机构 | 暂无 | 代理人 | 暂无 |
摘要
本发明公开一种图像拼接处理器及其图像处理方法,以提高图像拼接处理器的性价比和扩展性。本发明公开的图像处理器,其背板上设有数据通道依次连接的至少三个卡槽,一个卡槽供控制卡使用,剩余至少两个卡槽部署如下供至少两个输入卡依次级联成输入卡链,且该输入卡链末端的输入卡卡槽与所述控制卡卡槽相邻设置;和/或供至少两个输出卡依次级联成输出卡链,且该输出卡链首端的输出卡卡槽与所述控制卡卡槽相邻设置;其中,输入卡链和/或输出卡链内级联的数据通道及其与所述控制卡之间的数据通道记为第一类数据通道。
1.一种图像拼接处理器,其特征在于,包括:其背板上设有数据通道依次连接的至少三个卡槽,一个卡槽供控制卡使用,剩余至少两个卡槽部署如下:
供至少两个输入卡依次级联成输入卡链,且该输入卡链末端的输入卡卡槽与所述控制卡卡槽相邻设置;和/或
供至少两个输出卡依次级联成输出卡链,且该输出卡链首端的输出卡卡槽与所述控制卡卡槽相邻设置;
其中,输入卡链和/或输出卡链内级联的数据通道及其与所述控制卡之间的数据通道记为第一类数据通道;
所述控制卡与输入卡链内各输入卡、和/或输出卡链内各输出卡之间连接的通道包括信令通道和数据通道。
2.根据权利要求1所述的图像拼接处理器,其特征在于,该输入卡链首端的输入卡卡槽与该输出卡链末端的输出卡卡槽之间设有兼容输入卡和输出卡的至少一个混插型卡槽,且各该混插型卡槽的数据通道依次连接,并与所述各该第一类数据通道合围成环状的数据通道,以扩展所述输入卡链和/或输出卡链的规模。
3.根据权利要求2所述的图像拼接处理器,其特征在于,与混插型卡槽配套使用的输入卡和/或输出卡采用子母卡结构,且各该输入卡的母卡硬件结构与各该输出卡的母卡硬件结构一致。
4.根据权利要求3所述的图像拼接处理器,其特征在于,在该环状的数据通道上,控制卡卡槽之外的各该卡槽皆为混插型卡槽。
5.根据权利要求2至4任一所述的图像拼接处理器,其特征在于,所述混插型卡槽兼容回显卡。
6.根据权利要求1至4任一所述的图像拼接处理器,其特征在于,所述第一类数据通道采用一对或一对以上的差分对连接。
7.根据权利要求1至4任一所述的图像拼接处理器,其特征在于,还设有切换卡,所述切换卡卡槽设有与输入卡卡槽和输出卡卡槽连接的第二类数据通道;
所述输入卡包括所述输入卡链中的输入卡,所述输出卡包括所述输出卡链中的输出卡。
8.根据权利要求7所述的图像拼接处理器,其特征在于,所述切换卡采用交叉点交换芯片;其中:
该切换卡卡槽与固定插设输入卡的卡槽之间的第二类数据通道为相应输入卡向切换卡单向传送数据的视频数据通道;
该切换卡卡槽与固定插设输出卡的卡槽之间的第二类数据通道为该切换卡向相应输出卡单向传送数据的视频数据通道;
该切换卡卡槽与兼容输入卡和输出卡的混插型卡槽之间的第二类数据通道既包括该混插型卡槽向切换卡传送数据的正向视频数据通道,又包括切换卡向该混插型卡槽传送数据的反向视频数据通道。
9.根据权利要求8所述的图像拼接处理器,其特征在于,所述视频数据通道采用一对或一对以上的差分对。
10.根据权利要求7所述的图像拼接处理器,其特征在于,所述切换卡采用网络交换芯片,所述第二类数据通道为双向的网络通道。
11.根据权利要求10所述的图像拼接处理器,其特征在于,所述网络交换芯片经IP转换芯片与外网连接,所述IP转换芯片至少含有两个物理网口。
12.根据权利要求8至11任一所述的图像拼接处理器,其特征在于,所述切换卡集成有交叉点交换芯片和网络交换芯片,或者所述切换卡被划分成两个独立的网络交换子卡及交叉点交换子卡;与之对应的,所述第二类数据通道既包括网络通道,又包括相应的视频数据通道。
13.根据权利要求12所述的图像拼接处理器,其特征在于,所述控制卡卡槽与所述切换卡卡槽之间布线有第三类数据通道,所述第三类数据通道既包括网络通道,又包括相应的视频数据通道。
14.根据权利要求1至4任一所述的图像拼接处理器,其特征在于,所述控制卡还连接有KM分配卡、以及鼠标和键盘。
15.一种图像拼接处理器的图像处理方法,应用于权利要求1至14任一所述的图像拼接处理器中,其特征在于,包括:
控制卡通过第一类数据通道与输入卡链和/或输出卡链进行数据传送,并通过信令通道指示所述输入卡链上的输入卡和/或所述输出卡链上的输出卡进行相应数据处理。
16.根据权利要求15所述的图像处理方法,其特征在于,包括:
控制卡获取鼠标和/或键盘事件,所述鼠标和/或键盘事件由所述图像拼接处理器直连的鼠标和/或键盘产生;
控制卡获取与该鼠标和/或键盘事件对应的位图元素并将其组合成OSD菜单位图,并将该OSD菜单位图通过第一类数据通道透传给所述输出卡链内的各输出卡;
相应各输出卡裁剪各自对应的OSD菜单位图部分,并将所裁剪的OSD部分叠加在视频图像上,之后,再输出给相对应的拼接墙显示单元。
17.根据权利要求16所述的图像处理方法,其特征在于,该OSD菜单位图的分辨率与拼接墙的总分辨率相等。
18.根据权利要求16所述的图像处理方法,其特征在于,所述OSD菜单包括对信号源终端、信号源、和/或拼接墙的操作。
19.根据权利要求18所述的图像处理方法,其特征在于,包括:
对信号源终端的操作由控制卡获得鼠标和/或键盘事件后,将该事件通过内部数据链路传递给KM分配卡,再由KM分配卡将该事件转换为键盘和/或鼠标信号,然后发送到信号源终端;和/或
对信号源的操作包括:属性显示及调整、分辨率及帧频调整、全屏显示、局部放大中的一项或多项;和/或
对拼接墙的操作包括:开窗、关窗、窗口置顶、置底及拖动、场景保存及读取、叠加字符中的一项或多项。
20.根据权利要求15所述的图像处理方法,其特征在于,包括:
控制卡指示输入卡链上首端的输入卡将自身合成的信号源图像经第一类数据通道级联到下一输入卡,再由下一输入卡将该级联数据与自身其他的信号源进行叠加后再经第一类数据通道级联到再下一输入卡,依此类推,直至与控制卡相邻的末端输入卡将叠加有该输入卡链上所有信号源的完整图像经第一类数据通道传输给控制卡,以供控制卡接收到叠加的预监图像数据后,将该预监图像数据传送到预监显示终端;和/或
控制卡向输出卡链上的各输出卡进行底图传送、和/或OSD位图透传。
21.根据权利要求15至20任一所述的图像处理方法,其特征在于,包括:
控制卡指示输出卡链上与之相邻的首端输出卡将自身合成的回显图像经第一类数据通道级联到下一输出卡,再由下一输出卡将该级联数据与自身其他的回显图像进行叠加后再经第一类数据通道级联到再下一输出卡,依此类推,直至末端的输出卡,然后再由该末端的输出卡将叠加的回显图像传送至回显卡,再由回显卡输出至回显显示终端;或者控制卡指示输出卡链上末端的输出卡将自身合成的回显图像经第一类数据通道级联到前一输出卡,再由前一输出卡将该级联数据与自身其他的回显图像进行叠加后再经第一类数据通道级联到再前一输出卡,依此类推,直至与控制卡相邻的首端输出卡将叠加有所有回显图像的完整图像经第一类数据通道传输给控制卡,以供控制卡接收到叠加的回显图像数据后,将该回显图像数据传送到回显显示终端。
图像拼接处理器及其图像处理方法\n技术领域\n[0001] 本发明涉及图像处理技术领域,尤其涉及一种图像拼接处理器及其图像处理方法。\n背景技术\n[0002] 图像拼接处理器广泛应用在市政单位和企业中,作为信息发布、实时监控、会议等正式场合的应用。现有的图像拼接处理器通常包括切换卡(或称为切换模块)及其连接的输入卡(或称为输入模块,用于输入信号的数据处理,包括信号适配、帧率及分辨率调整)、输出卡(或称为输出模块,用于输出信号的数据处理,包括窗口叠加等)和控制卡(或称为控制模块),控制卡还与输入卡和输出卡连接。具体拼接时,输入卡1~n用于将各输入源1~n的原始数据转换成拼接切换卡能处理的数据;切换卡用于在控制器的作用下,创建输入卡与输出卡之间的映射通道;然后利用输出卡i~j将某些输入源进行相关的数据处理后显示在拼接显示设备上完成拼接功能。\n[0003] 其中,上述功能卡之间连接所对应的通道类型可分为数据通道和信令通道;信令通道用于信令交互,数据通道则可用于数据传输。在图像拼接处理中,通常,控制卡与输入卡、输出卡及切换卡之间连接的通道主要是用于调度管理的信令通道;而切换卡与输入卡和输出卡之间连接的主要是用于数据交换的数据通道。\n[0004] 现有拼接处理器的各功能卡之间,电路结构及数据流向都比较单一,导致其性价比和扩展性都不尽如人意,有待进一步提高。\n发明内容\n[0005] 本发明的主要目的在于公开一种图像拼接处理器及其图像处理方法,以提高图像拼接处理器的性价比和扩展性。\n[0006] 为达上述目的,本发明公开的图像拼接处理器,其背板上设有数据通道依次连接的至少三个卡槽,一个卡槽供控制卡使用,剩余至少两个卡槽部署如下:\n[0007] 供至少两个输入卡依次级联成输入卡链,且该输入卡链末端的输入卡卡槽与所述控制卡卡槽相邻设置;和/或\n[0008] 供至少两个输出卡依次级联成输出卡链,且该输出卡链首端的输出卡卡槽与所述控制卡卡槽相邻设置;\n[0009] 其中,输入卡链和/或输出卡链内级联的数据通道及其与所述控制卡之间的数据通道记为第一类数据通道。\n[0010] 为达上述目的,本发明公开的图像拼接处理器的图像处理方法,包括:\n[0011] 控制卡通过第一类数据通道与输入卡链和/或输出卡链进行数据传送,并通过信令通道指示所述输入卡链上的输入卡和/或所述输出卡链上的输出卡进行相应数据处理。\n[0012] 基于本发明公开的图像拼接处理器及其图像处理方法,控制卡与输入卡链内各输入卡、和/或输出卡链内各输出卡之间连接的通道不仅包括信令通道,还包括数据通道,基于该数据通道,控制卡可与输入卡链和/或输出卡链进行数据传送,并可通过信令通道指示所述输入卡链上的输入卡和/或所述输出卡链上的输出卡进行相应数据处理;从而有效提高图像拼接处理器的性价比和扩展性。\n附图说明\n[0013] 图1为本发明实施例公开的图像拼接处理器的结构示意图一;\n[0014] 图2为本发明实施例公开的图像拼接处理器的结构示意图二;\n[0015] 图3为本发明实施例公开的图像拼接处理器的结构示意图三;\n[0016] 图4为本发明实施例公开的图像处理器的图像处理方法流程图。\n具体实施方式\n[0017] 下面结合说明书附图对本发明的具体实现方式做一详细描述。所举实例仅用于解释本发明,并非用于限定本发明的范围。\n[0018] 实施例一\n[0019] 本实施例公开一种图像拼接处理器。\n[0020] 如图1所示,本实施例公开的图像拼接处理器,包括:其背板上设有数据通道依次连接的至少三个卡槽,一个卡槽供控制卡使用,剩余至少两个卡槽供至少两个输入卡依次级联成输入卡链,且该输入卡链末端的输入卡卡槽与控制卡卡槽相邻设置。为便于描述,本发明将输入卡链级联的数据通道及其与控制卡之间的数据通道记为第一类数据通道。\n[0021] 本实施例中,上述输入卡,通常可接入单路或多路外部信号源并对其进行输入处理,该输入处理包括但不限于后续处理中的一种或多种组合:输入适配(如:数据格式转换)、分辨率调整、帧频调整、去隔行、缩放及窗口叠加等处理。\n[0022] 可选的,该第一类数据通道,可采用差分对连接。其中,差分信号是用一个数值来表示两个物理量之间的差异。优选的,当不采用单端信号而采取差分信号方案时,用一对导线来替代单根导线,使得信号的传输距离远,抗干扰性能强。另一方面,本实施例中的第一类数据通道可采用单对或多对差分对进行部署;但优选采用多对,以便于多项图像数据处理基于各自的差分对链路同时进行又互不干扰,从而提升图像拼接处理器的整体性能。\n[0023] 藉此,控制卡可通过第一类数据通道与输入卡链进行数据传送,并可通过信令通道指示输入卡链上的各输入卡进行相应数据处理;从而有效提高图像拼接处理器的性价比和扩展性。例如:基于本实施例扩展的该第一类数据通道,可用于进行相应输入源图像的图像预监数据等传输。从而可使得:\n[0024] 控制卡指示输入卡链上首端的输入卡将自身合成的信号源图像经第一类数据通道级联到下一输入卡,再由下一输入卡将该级联数据与自身其他的信号源进行叠加后再经第一类数据通道级联到再下一输入卡,依此类推,直至与控制卡相邻的末端输入卡将叠加有该输入卡链上所有信号源的完整图像经第一类数据通道传输给控制卡,以供控制卡接收到叠加的预监图像数据后,将该预监图像数据传送到预监显示终端。\n[0025] 实施例二\n[0026] 本实施例公开一种图像拼接处理器。\n[0027] 如图2所示,本实施例公开的图像拼接处理器包括:其背板上设有数据通道依次连接的至少三个卡槽,一个卡槽供控制卡使用,剩余至少两个卡槽部供至少两个输出卡依次级联成输出卡链,且该输出卡链首端的输出卡卡槽与控制卡卡槽相邻设置。同实施例一,本发明将该输出卡链内级联的数据通道及其与控制卡之间的数据通道也记为第一类数据通道。\n[0028] 本实施例中,上述输出卡,通常可对切换卡所传送的单路或多路信号进行处理后输出给相对应的拼接墙显示单元,该输出处理包括但不限于后续处理中的一种或多种组合:分辨率调整、帧频调整、缩放、窗口叠加、输出适配等处理。\n[0029] 同理,本实施例中的第一类数据通道,可采用差分对连接。其中,差分信号是用一个数值来表示两个物理量之间的差异。优选的,当不采用单端信号而采取差分信号方案时,用一对导线来替代单根导线,使得信号的传输距离远,抗干扰性能强。另一方面,本实施例中的第一类数据通道可采用单对或多对差分对进行部署;但优选采用多对,以便于多项图像数据处理基于各自的差分对链路同时进行又互不干扰,从而提升图像拼接处理器的整体性能。\n[0030] 藉此,控制卡可通过第一类数据通道与输出卡链进行数据传送,并可通过信令通道指示输出卡链上的各输出卡进行相应数据处理;从而有效提高图像拼接处理器的性价比和扩展性。例如:基于本实施例扩展的该第一类数据通道,可用于控制卡向输出卡链上的各输出卡进行底图传送、OSD(on-screen display,屏幕菜单式调节方式)位图透传级后续回显图像级联数据的传输等处理中的一种或任意组合,具体可参照后续的方法实施例。\n[0031] 实施例三\n[0032] 本实施例公开一种图像拼接处理器。\n[0033] 本实施例公开的图像拼接处理器,其背板上设有数据通道依次连接的至少五个卡槽,一个卡槽供控制卡使用,剩余至少两个卡槽供至少两个输入卡依次级联成输入卡链,且该输入卡链末端的输入卡卡槽与控制卡卡槽相邻设置;剩余至少两个卡槽供至少两个输出卡依次级联成输出卡链,且该输出卡链首端的输出卡卡槽与控制卡卡槽相邻设置。\n[0034] 其中,输入卡链和输出卡链内级联的数据通道及其与控制卡之间的数据通道统称为第一类数据通道。\n[0035] 藉此,本实施例公开的第一类数据通道,既包括上述实施例一中的第一类数据通道,又包括上述实施例二中的第一类数据通道。\n[0036] 同理,本实施例中的第一类数据通道,可采用差分对连接。其中,差分信号是用一个数值来表示两个物理量之间的差异。优选的,当不采用单端信号而采取差分信号方案时,用一对导线来替代单根导线,使得信号的传输距离远,抗干扰性能强。另一方面,本实施例中的第一类数据通道可采用单对或多对差分对进行部署;但优选采用多对,以便于多项图像数据处理基于各自的差分对链路同时进行又互不干扰,从而提升图像拼接处理器的整体性能。例如,本实施例可采用4路环接的差分对,可选的,其中一路用于图像预监,一路用于回显,一路用于底图传送,一路用于OSD位图透传。\n[0037] 藉此,本实施例中,控制卡可通过第一类数据通道与输入卡链和输出卡链进行数据传送,并通过信令通道指示输入卡链和输出卡链上的各输入卡和输出卡进行相应数据处理;从而有效提高图像拼接处理器的性价比和扩展性。\n[0038] 较佳的,本实施例公开的图像拼接处理器还可以做下述改进:\n[0039] 该输入卡链首端的输入卡卡槽与该输出卡链末端的输出卡卡槽之间设有兼容输入卡和输出卡的至少一个混插型卡槽,且各该混插型卡槽的数据通道依次连接,并与上述各该第一类数据通道合围成环状的数据通道,以扩展输入卡链和/或输出卡链的规模。\n[0040] 可选的,与上述混插型卡槽配套使用的输入卡和/或输出卡采用子母卡结构,且各该输入卡的母卡硬件结构与各该输出卡的母卡硬件结构一致,为混插型母卡。具体实现时:\n该混插型母卡配置有主要用于数据处理的可编程处理芯片,该可编程处理芯片可根据所插子卡类型确定其输入或输出类型,有关子母卡的结构可参照本案申请人在先申请的\n201310472493.4号发明专利,在此不做赘述。\n[0041] 进一步的,如图3所示,本实施例可在该环状的数据通道上,控制卡卡槽之外的各该卡槽皆为混插型卡槽。藉此,则本实施例公开的图像处理器,可灵活设置及变更其规模。\n例如:假设现有的图像处理机为固定的M张输入卡和N张输出卡,而采用本实施例公开的技术,将输入卡和输出卡的卡槽统一成混插型卡槽,且各混插型卡槽与控制卡卡槽之间级联的数据通道,则该图像处理机的输入卡或输出卡数量最高能达到M+N张,从而可根据实际使用场景灵活配置输入卡和输出卡的数量。\n[0042] 值得说明的是:作为本实施例的一种延伸,本领域的技术人员能轻易地想到:将控制卡卡槽和2、3个或更多的上述混插型卡槽形成一个环状的数据链路,以根据应用需求形成相应的输入卡链或输出卡链,此等延伸皆属于本发明的保护范围,后续不再赘述。\n[0043] 实施例四\n[0044] 在上述实施例一至三的基础上,本实施例中的图像拼接处理器还配置有切换卡。\n[0045] 其中,背板上相应的切换卡卡槽设有与输入卡(包括但不限于上述输入卡链中的单个或多个输入卡)卡槽和输出卡(包括但不限于上述输出卡链中的单个或多个输出卡)卡槽连接的第二类数据通道。本实施例中,该数据通道可以是视频数据通道,也可以是网络通道。所谓视频数据通道,即传输的直接是视频数据的像素点阵,可选的,该视频数据通道可用于传输VGA、DVI、HDMI等视频信号;而网络通道传输的则是基于网络协议的数据包(可视为IP格式视频信号),其在数据处理时,还通常涉及到编码、解码、压缩或解压缩等过程中的一项或多项。与之相对应的,本发明及上述实施例一所述的第一类数据通道具体为视频数据通道。\n[0046] 可选的,上述切换卡采用交叉点交换芯片(Cross Point Switch,其核心为X×Y交叉点电子开关,通过控制交叉点开关的断开和闭合可以实现X方向的任一输入和Y方向的输出联通)。其中,由上述实施例三可知,输入卡卡槽分为固定插设输入卡的卡槽和混插型卡槽,输出卡卡槽也分为固定插设输出卡的卡槽和混插型卡槽;与之对应的,则相应的第二类数据通道分别为:\n[0047] 该切换卡卡槽与固定插设输入卡的卡槽之间的第二类数据通道,为相应输入卡向切换卡单向传送数据的视频数据通道;\n[0048] 该切换卡卡槽与固定插设输出卡的卡槽之间的第二类数据通道,为该切换卡向相应输出卡单向传送数据的视频数据通道;以及\n[0049] 该切换卡卡槽与兼容输入卡和输出卡的混插型卡槽之间的第二类数据通道,既包括该混插型卡槽(插设输入卡状态下)向切换卡传送数据的正向视频数据通道,又包括切换卡向该混插型卡槽(插设输出卡状态下)传送数据的反向视频数据通道。其中,该第二类数据通道的视频数据通道可采用一对或一对以上的差分对。\n[0050] 可选的,上述切换卡采用网络交换芯片,具体也可为交换机或路由器,第二类数据通道包括双向的网络通道。较佳的,该网络交换芯片经IP转换芯片与外网连接,该IP转换芯片至少含有两个物理网口。其中一个网口对外,一个网口对内连接网络交换芯片,且该IP转换芯片的内网IP与图像拼接器内各节点的IP处在同一个网段,工作时,该IP转换芯片用于将内网各节点的IP与外网的IP进行转换,以对外屏蔽内网的IP,有效避免IP地址冲突,并提升图像拼接处理器的安全性能。较佳的,该IP转换芯片还可用于实现内网各节点的负载均衡,其作用类似于网关;实现时,可参照CN1859313A号发明专利。本实施例中,该IP转换模块可以是独立的功能模块,也可以集成在控制卡予以实现。\n[0051] 本实施例中,较佳的,上述切换卡集成有交叉点交换芯片和网络交换芯片,或者切换卡被划分成两个独立的网络交换子卡及交叉点交换子卡;与之对应的,第二类数据通道既包括网络通道,又包括视频数据通道,其中该视频数据通道可采用差分对。\n[0052] 为便于切换卡与控制卡之间的数据交互,进一步的,本实施例可在控制卡卡槽与切换卡卡槽之间布线有第三类数据通道。较佳的,该第三类数据通道既包括网络通道,又包括视频数据通道。\n[0053] 实施例五\n[0054] 与上述结构实施例一至四相对应的,本实施例公开一种图像拼接处理器的图像处理方法。\n[0055] 如图4所示,本实施例公开的图像处理方法包括:\n[0056] 步骤S41、控制卡扫描并获取输入卡和/或输出卡的槽位信息。\n[0057] 本实施例中,输入卡和输出卡可分别设有输入和输出类型标识模块,供控制卡获取。可选的,该图像拼接处理器各节点之间采用PCI-E总线连接,由于PCI-E总线支持热插拔,可供控制卡动态扫描并获取输入卡和/或输出卡的槽位信息。\n[0058] 步骤S42、控制卡通过第一类数据通道与输入卡链和/或输出卡链进行数据传送,并通过信令通道指示所述输入卡链上的输入卡和/或所述输出卡链上的输出卡进行相应数据处理。举例说明如下:\n[0059] 示例一\n[0060] 控制卡通过第一类数据通道向输出卡链上的各输出卡进行OSD菜单位图传送。\n[0061] 其中,该OSD菜单位图的系列处理可具体包括:\n[0062] 步骤S421、控制卡获取鼠标和/或键盘事件。\n[0063] 该步骤中,当上述图像拼接处理器连接有鼠标和/或键盘时,该鼠标和/或键盘事件可由该图像拼接处理器直连的鼠标和/或键盘产生;相对应的鼠标事件包括:移动操作、滚轮滑动操作、单/双击操作、左/右键操作;键盘作为常用的输入设备,也可用于图像拼接处理器的指令和数据输入。在其他使用场景中,该鼠标和/或键盘事件也可以通过与图像拼接处理器外部连接的控制PC(或称为:上位机)产生。\n[0064] 步骤S422、控制卡获取与该鼠标和/或键盘事件对应的位图元素并将其组合成OSD菜单位图,并将该OSD菜单位图通过第一类数据通道透传给输出卡链内的各输出卡。\n[0065] 在其他使用场景中,该OSD菜单位图也可以由当与图像拼接处理器外部连接的控制PC合成,此等变换,属于本发明的保护范畴。\n[0066] 步骤S423、相应各输出卡裁剪各自对应的OSD菜单位图部分,并将所裁剪的OSD部分叠加在视频图像上,之后,再输出给相对应的拼接墙显示单元。以便于用户根据拼接墙的显示,通过外部的鼠标和/或键盘完成对信号源终端、信号源、和/或拼接墙等的相关操作。\n[0067] 本示例中,为便于输出卡的数据处理,上述OSD菜单位图的分辨率与拼接墙的总分辨率相等。在其他示例中,当该OSD菜单位图的分辨率与拼接墙的总分辨率不一致时,可由各输出卡按相对应显示单元在拼接墙的位置关系裁剪各自对应的OSD菜单位图部分后,再对其进行缩放处理,然后再与视频图像进行叠加。\n[0068] 可选的,上述OSD菜单包括对信号源终端、信号源、和/或拼接墙的操作。\n[0069] 具体实现时,对信号源终端的操作由控制卡获得鼠标和/或键盘事件后,将该事件通过内部数据链路传递给KM(Keyboard Mouse,键盘鼠标)分配卡,再由KM分配卡再将该事件转换为键盘和/或鼠标信号,然后发送到信号源终端。其中,该KM分配卡主要用于以有限资源建立其与两个或两个以上可动态分配/切换的信号源终端之间的连接,提高资源的利用率。在该KM分配卡的作用下,该图像拼接处理器直连的鼠标和/或键盘,或图像拼接处理器外部控制PC的鼠标和/或键盘,即等同于信号源终端的鼠标和/或键盘,从而实现对相应信号源终端的远程控制。\n[0070] 藉此,上述结构实施例中的图像拼接处理器,其控制卡可进一步连接有KM分配卡、以及鼠标和键盘,从而为OSD菜单位图的相应功能及其实现提供硬件配合。\n[0071] 该示例中,可选的,通过OSD对信号源的操作包括但不限于:属性显示及调整、分辨率及帧频调整、全屏显示、局部放大中的一项或多项;对拼接墙的操作包括但不限于:开窗、关窗、窗口置顶、置底及拖动、场景保存及读取、叠加字符中的一项或多项。其中,所谓窗口即拼接墙相应显示单元内单个信号源的显示窗口,常见的是矩形窗。\n[0072] 综上,该示例可实现用户在该拼接墙上的交互操作中;其中,鼠标可以构成独立的OSD菜单位图或作为OSD菜单位图的一部分显示在拼接墙上,并实现鼠标的跨屏漫游,也可以根据需要在拼接墙上进行隐藏。\n[0073] 示例二\n[0074] 控制卡通过第一类数据通道向输出卡链上的各输出卡进行回显图像级联传输。具体包括下述两种实现方式:\n[0075] 方式一、控制卡指示输出卡链上与之相邻的首端输出卡将自身合成的回显图像经第一类数据通道级联到下一输出卡,再由下一输出卡将该级联数据与自身其他的回显图像进行叠加后再经第一类数据通道级联到再下一输出卡,依此类推,直至末端的输出卡,然后再由该末端的输出卡将叠加的回显图像传送至回显卡,再由回显卡输出至回显显示终端。\n[0076] 方式二、控制卡指示输出卡链上末端的输出卡将自身合成的回显图像经第一类数据通道级联到前一输出卡,再由前一输出卡将该级联数据与自身其他的回显图像进行叠加后再经第一类数据通道级联到再前一输出卡,依此类推,直至与控制卡相邻的首端输出卡将叠加有所有回显图像的完整图像经第一类数据通道传输给控制卡,以供控制卡接收到叠加的回显图像数据后,将该回显图像数据传送到回显显示终端。\n[0077] 在上述两方式中,方式一中的回显卡功能可集成在方式二中的控制卡或回显显示终端上。当采用上述方式一时,较佳的,上述实施例公开的图像拼接处理器中,上述混插型插槽还可进一步兼容该回显卡,从而使得在上述实施例中环接的数据通道链上,仍可以灵活变更或扩展输入卡链和/或输出卡链的规模。\n[0078] 示例三\n[0079] 控制卡指示输入卡链上的各输入卡通过第一类数据通道进行预监图像级联传输。\n具体包括:\n[0080] 控制卡指示输入卡链上首端的输入卡将自身合成的信号源图像经第一类数据通道级联到下一输入卡,再由下一输入卡将该级联数据与自身其他的信号源进行叠加后再经第一类数据通道级联到再下一输入卡,依此类推,直至与控制卡相邻的末端输入卡将叠加有该输入卡链上所有信号源的完整图像经第一类数据通道传输给控制卡,以供控制卡接收到叠加的预监图像数据后,将该预监图像数据传送到预监显示终端。\n[0081] 示例四\n[0082] 控制卡向输出卡链上的各输出卡进行底图传送。\n[0083] 其中,该底图的传送可以根据各输出卡所对应的显示单元在拼接屏的位置分块传输给各输入卡,也可以在带宽满足整个底图传送的条件下,将底图整个发送给各输出卡,再由各输出卡根据所对应的显示单元在拼接屏的位置进行裁剪。\n[0084] 综上,本发明实施例公开的图像拼接处理器及其图像处理方法,控制卡与输入卡链内各输入卡、和/或输出卡链内各输出卡之间连接的通道不仅包括信令通道,还包括数据通道,基于该数据通道,控制卡可与输入卡链和/或输出卡链进行数据传送,并可通过信令通道指示所述输入卡链上的输入卡和/或所述输出卡链上的输出卡进行相应数据处理;从而有效提高图像拼接处理器的性价比和扩展性。\n[0085] 以上公开的仅为本发明的几个具体实施例,但是,本发明并非局限于此,任何本领域的技术人员能思之的变化都应落入本发明的保护范围。
法律信息
- 2017-12-12
- 2015-12-09
著录事项变更
申请人由北京淳中视讯科技有限公司变更为北京淳中科技股份有限公司
地址由102206 北京市昌平区中关村生命科学园生命园路4号院6号楼6层变更为102206 北京市昌平区中关村生命科学园生命园路4号院6号楼6层
- 2015-01-07
实质审查的生效
IPC(主分类): H04N 5/222
专利申请号: 201410456851.7
申请日: 2014.09.10
- 2014-12-10
引用专利(该专利引用了哪些专利)
序号 | 公开(公告)号 | 公开(公告)日 | 申请日 | 专利名称 | 申请人 |
1
| |
2014-02-19
|
2013-07-19
| | |
2
| |
2014-01-15
|
2013-10-11
| | |
3
| | 暂无 |
2014-02-21
| | |
4
| |
2014-01-22
|
2013-09-25
| | |
被引用专利(该专利被哪些专利引用)
序号 | 公开(公告)号 | 公开(公告)日 | 申请日 | 专利名称 | 申请人 | 该专利没有被任何外部专利所引用! |