加载中...
首页专利查询专利详情

*来源于国家知识产权局数据,仅供参考,实际以国家知识产权局展示为准

一种基于LDPC码的存储芯片容错装置及容错纠错方法

发明专利有效专利
  • 申请号:
    CN201910994002.X
  • IPC分类号:G06F11/10;G11C29/42;G11C16/08
  • 申请日期:
    2019-10-18
  • 申请人:
    西安工业大学
著录项信息
专利名称一种基于LDPC码的存储芯片容错装置及容错纠错方法
申请号CN201910994002.X申请日期2019-10-18
法律状态授权申报国家暂无
公开/公告日2020-02-04公开/公告号CN110751977A
优先权暂无优先权号暂无
主分类号G06F11/10IPC分类号G;0;6;F;1;1;/;1;0;;;G;1;1;C;2;9;/;4;2;;;G;1;1;C;1;6;/;0;8查看分类表>
申请人西安工业大学申请人地址
陕西省西安市未央区学府中路2号 变更 专利地址、主体等相关变化,请及时变更,防止失效
权利人西安工业大学当前权利人西安工业大学
发明人郭军军;王乐;王正源
代理机构西安新思维专利商标事务所有限公司代理人黄秦芳
摘要
本发明公开了一种基于LDPC码的存储芯片容错装置及容错纠错方法。提供的技术方案是:采用TSV纵向垂直集成技术将正常数据存储载体晶圆和纠错控制载体晶圆构成三维堆叠式存储单位,纠错控制晶圆承载容错校验数据和纠错控制单元,共享正常数据存储体的地址、数据和控制总线;(2)纠错控制器定时读取正常数据和容错数据,进行基于LDPC码的Two‑bit比特翻转译码,若译码成功,则进行纠错数据回写操作,否则结束译码;(3)进行读写冲突检测,若无冲突,立即将纠错后的正确数据分别回写到存储单元和校验单元中,否则启用避让策略,继续等待,直至数据成功回写或冲突检测失败。具有超强纠错能力,便于电子封装,易于硬件实现,可用于高速Cache、闪速内存、SSD等存储容错领域。

我浏览过的专利

专利服务由北京酷爱智慧知识产权代理公司提供